Návrh a realizace sigma-delta převodníku AD v technice SC

but.committeeprof. Ing. Jaromír Brzobohatý, CSc. (předseda) prof. Ing. Radimír Vrba, CSc. (místopředseda) prof. Ing. Linus Michaeli, DrSc. (člen) Ing. Jiří Starý, Ph.D. (člen) Ing. Jan Prášek, Ph.D. (člen)cs
but.defence1. Bylo možné simulovat otázky stability v SIMULINKu? 2. Návrh zesilovače je vlastní? 3. Je nějáká část práce prakticky odzkoušena?cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorHáze, Jiřícs
dc.contributor.authorForejtek, Jiřícs
dc.contributor.refereeFujcik, Lukášcs
dc.date.created2008cs
dc.description.abstractPráce se zabývá návrhem nového sigma-delta převodníku vyššího řádu využívajícího techniku spínaných kapacitorů. V programu MATLAB SIMULINK byl navržen a simulován ideální a reálný model architektury modulátoru sigma-delta 3. řádu. Jednotlivé bloky modulátoru sigma-delta 3. řádu byly navrženy na tranzistorové úrovni v technologii CMOS na základě výsledků simulací reálného modelu architektury v programu MATLAB SIMULINK. Byl navržen plně diferenční operační zesilovač, integrátor využívající techniku spínaných kapacitorů, sumační zesilovač, komparátor, jednobitový převodník DA a generátor řidicích hodinových signálů. Obvodové řešení modulátoru sigma-delta 3. řádu bylo simulováno v prostředí CADENCE. U obvodu operačního zesilovač a integrátoru byl vytvořen layout. Pomocí programu MATLAB byl navržen také decimační filtr.cs
dc.description.abstractThe work deals with the design of novel high order sigma-delta AD converter using switched-capacitors approach. Model of the ideal and real architecture of the third order sigma-delta modulator was designed in MATLAB SIMULINK. The comparison of the ideal and real model of sigma delta architecture is described in this thesis. On the basis of simulation results in MATLAB SIMULINK the stages of modulator on transistors level in CMOS technology were designed. Fully differential operational amplifier, switched capacitor integrator, summing amplifier, comparator, one bit digital to analog converter and nonoverlapping clock generator were designed. The circuit of third order sigma-delta modulator was simulated in CADENCE. Layout of operational amplifier and switched capacitor integrator was made. Through the use of MATLAB was designed decimation filter as well.en
dc.description.markAcs
dc.identifier.citationFOREJTEK, J. Návrh a realizace sigma-delta převodníku AD v technice SC [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2008.cs
dc.identifier.other10217cs
dc.identifier.urihttp://hdl.handle.net/11012/8432
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectsigma-deltacs
dc.subjectAD převodníkcs
dc.subjectspínané kapacitorycs
dc.subjectsigma-deltaen
dc.subjectAD converteren
dc.subjectswitched-capacitorsen
dc.titleNávrh a realizace sigma-delta převodníku AD v technice SCcs
dc.title.alternativeDesign and development of sigma-delta AD converter in switched capacitor techniqueen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2008-06-09cs
dcterms.modified2009-06-04-11:45:00cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid10217en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 10:05:48en
sync.item.modts2025.01.15 17:07:44en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.3 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
1.92 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_10217.html
Size:
6.39 KB
Format:
Hypertext Markup Language
Description:
file review_10217.html
Collections