Zpracování síťového provozu na velmi vysokých rychlostech

but.committeedoc. Ing. František Urban, CSc. (předseda) doc. Ing. Lukáš Fujcik, Ph.D. (místopředseda) doc. Ing. Jan Pekárek, Ph.D. (člen) RNDr. Ladislav Mareček, CSc. (člen) Ing. Radim Hrdý, Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi s řešením své diplomové práce a zodpověděl na otázky oponenta. Otázky komise: Předseda komise se zeptal studenta na standardy k ethernetu, které má student uvedené v práci. - Student odpověděl rychle a stručně.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorFujcik, Lukášcs
dc.contributor.authorCabal, Jakubcs
dc.contributor.refereeDvořák, Vojtěchcs
dc.date.created2017cs
dc.description.abstractRůzná síťová zařízení vyžadují zpracování síťového provozu. Pro zpracování síťového provozu je většinou nutné extrahovat hlavičky jednotlivých protokolů obsažených v přijatých ethernetových rámcích. Zpracované hlavičky pak lze upravit a znovu poskládat do ethernetových rámců a odeslat zpět do sítě. Tato práce se zabývá návrhem a implementací obvodu pro analýzu a extrakci hlaviček protokolů a obvodu pro skládání ethernetových rámců z hlaviček protokolů. Obvody budou navrženy pro přenosovou rychlost až 400 Gb/s a budou implementovány prostřednictvím technologie FPGA.cs
dc.description.abstractDifferent network devices require processing of the network traffic. To process the network traffic, it is necessary to parse headers of particular protocols packed in incoming ethernet frames. The processed headers can be repackaged to ethernet frames and sent back to the network. The goal of this thesis is to design and implement a circuit for analysis and parsing of ethernet frames, together with circuit for deparsing ethernet frames. The circuits are designed for throughputs of up to 400 Gb/s. The circuits are implemented for the FPGA technology.en
dc.description.markAcs
dc.identifier.citationCABAL, J. Zpracování síťového provozu na velmi vysokých rychlostech [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2017.cs
dc.identifier.other102936cs
dc.identifier.urihttp://hdl.handle.net/11012/66014
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectVHDLcs
dc.subjectEthernetcs
dc.subjectAnalýzacs
dc.subjectZpracovánícs
dc.subjectInternetový provozcs
dc.subjectFPGAen
dc.subjectVHDLen
dc.subjectEtherneten
dc.subjectAnalysisen
dc.subjectProcessingen
dc.subjectInternet trafficen
dc.titleZpracování síťového provozu na velmi vysokých rychlostechcs
dc.title.alternativeNetwork traffic processing at very high speeden
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2017-06-06cs
dcterms.modified2017-06-08-15:30:13cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid102936en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:29:39en
sync.item.modts2025.01.15 19:17:49en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.58 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-posudek_scan.pdf
Size:
661.09 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-posudek_scan.pdf
Loading...
Thumbnail Image
Name:
review_102936.html
Size:
3.7 KB
Format:
Hypertext Markup Language
Description:
file review_102936.html
Collections