Modely tranzistorů technologie CMOS 0.35 um I3T pro PSpice
but.committee | prof. Ing. Stanislav Hanus, CSc. (předseda) Ing. Jiří Dřínovský, Ph.D. (místopředseda) Ing. Dr. Techn. Vojtěch Derbek (člen) doc. Ing. Roman Šotner, Ph.D. (člen) doc. Ing. Jiří Masopust, CSc. (člen) Ing. Josef Vochyán, Ph.D. (člen) | cs |
but.defence | Student prezentuje výsledky a řešení své diplomové práce. Následně odpovídá na dotazy vedoucího a oponenta práce a na dotazy členů zkušební komise. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Šotner, Roman | cs |
dc.contributor.author | Veverka, Vojtěch | cs |
dc.contributor.referee | Dvořák, Radek | cs |
dc.date.created | 2014 | cs |
dc.description.abstract | Práce je zaměřena na tvorbu modelů aktivních součástek pro obvodový simulační program PSpice. Jedná se především o tvorbu modelů na základě textového popisu dostupného v knihovnách nástroje Cadence Spectre a jejich převod na modely určené pro PSpice. Cílem práce je vypracování a vyzkoušení možné a nenáročné metodiky přibližného převodu CMOS a bipolárních tranzistorů založených na technologii I3T 0.35 m. O shodě výsledků simulací provedených s použitím převedených modelů a jejich původních předloh určených pro Cadence Spectre je pojednáno dále. | cs |
dc.description.abstract | The master’s thesis focuses on model designing of active components for PSpice simulator. Creation of models are based on text description, which is avaible in Cadence Spectre libraries. The aim of this thesis is approximate conversion of CMOS and bipolar tranzistors based on I3T 0.35 m technology. Simulation’s results and their comparation are discussed below. | en |
dc.description.mark | A | cs |
dc.identifier.citation | VEVERKA, V. Modely tranzistorů technologie CMOS 0.35 um I3T pro PSpice [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014. | cs |
dc.identifier.other | 73250 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/31622 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Cadence | cs |
dc.subject | PSpice | cs |
dc.subject | model | cs |
dc.subject | tranzistor | cs |
dc.subject | VBIC | cs |
dc.subject | BJT | cs |
dc.subject | Cadence | en |
dc.subject | PSpice | en |
dc.subject | model | en |
dc.subject | transistor | en |
dc.subject | VBIC | en |
dc.subject | BJT | en |
dc.title | Modely tranzistorů technologie CMOS 0.35 um I3T pro PSpice | cs |
dc.title.alternative | Models of transistors of CMOS 0.35 um process for PSpice | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2014-06-10 | cs |
dcterms.modified | 2014-06-13-12:06:42 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 73250 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:13:03 | en |
sync.item.modts | 2025.01.15 19:51:49 | en |
thesis.discipline | Elektronika a sdělovací technika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav radioelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |