Využití FPGA pro řízení a modelování BLDC motoru
but.committee | doc. Ing. Robert Grepl, Ph.D. (předseda) Ing. Dalibor Červinka, Ph.D. (místopředseda) doc. Ing. Čestmír Ondrůšek, CSc. (člen) Ing. Bohumil Král, CSc. (člen) prof. RNDr. Ing. Tomáš Březina, CSc. (člen) doc. Ing. Peter Kriššák, Ph.D. (člen) doc. Ing. Jiří Krejsa, Ph.D. (člen) | cs |
but.defence | Student v prezentaci představil svoji diplomovou práci na téma zaměřené na tvorbu manipulátoru. Po přečtení posudků oponenta a vedoucího diplomové práce odpověděl postupně na čtyři dotazy položené oponentem. Po doplňujících otázkách ostatních členů komise bylo celé jeho vystoupení hodnoceno stejně jako samotná diplomová práce výborné. | cs |
but.jazyk | čeština (Czech) | |
but.program | Aplikované vědy v inženýrství | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Grepl, Robert | cs |
dc.contributor.author | Sova, Václav | cs |
dc.contributor.referee | Toman, Jiří | cs |
dc.date.created | 2013 | cs |
dc.description.abstract | Práce se zabývá řešením úkolů v oblasti řízení BLDC motorů s využitím programovatelných hradlových polí (FPGA). S využitím modulárního HW dSPACE s FPGA kartou jsou řešeny problémy jako senzorové i bezsenzorové řízení BLDC motoru, real-time simulace tohoto motoru a řízení v tzv. degradovaném módu. Design FPGA je tvořen pomocí nástroje System Generator for DSP od firmy Xilinx. Vedlejším cílem práce je ukázat, že s rozvojem vysokoúrovňových nástrojů pro design FPGA je implementace algoritmů pro FPGA poměrně rychlá a efektivní a nevyžaduje dlouholeté zkušenosti a znalosti s programovatelnými hradlovými poly. Implementací algoritmů na FPGA místo procesorů získáme mnoho výhod, především v rychlosti zpracování a nízké latenci. | cs |
dc.description.abstract | Thesis deals with the challenges in the field of BLDC motors control with the utilization of Field Programmable Gate Arrays (FPGA). Using the modular dSPACE hardware with the FPGA board, these issues are solved: sensored and sensorless control, real-time simulation of BLDC motor and control of BLDC motor in degraded mode. FPGA design is made using the System Generator for DSP from Xilinx. The side effect of work is to show that with the expansion of high-level tools for FPGA design, the implementation of algorithms for FPGA is relatively quick and efficient and does not require years of experience and big knowledge of field programmable gate arrays. The implementation of algorithms on FPGA instead of processors brings many advantages, in the first place the high speed processing and low latency. | en |
dc.description.mark | A | cs |
dc.identifier.citation | SOVA, V. Využití FPGA pro řízení a modelování BLDC motoru [online]. Brno: Vysoké učení technické v Brně. Fakulta strojního inženýrství. 2013. | cs |
dc.identifier.other | 61790 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/20270 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta strojního inženýrství | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | BLDC | cs |
dc.subject | EC motor | cs |
dc.subject | bezkartáčový motor | cs |
dc.subject | FPGA | cs |
dc.subject | BLDC | en |
dc.subject | EC motor | en |
dc.subject | brushless DC motor | en |
dc.subject | FPGA | en |
dc.title | Využití FPGA pro řízení a modelování BLDC motoru | cs |
dc.title.alternative | FPGA application for control and modelling of BLDC motor | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2013-06-12 | cs |
dcterms.modified | 2013-06-24-14:58:04 | cs |
eprints.affiliatedInstitution.faculty | Fakulta strojního inženýrství | cs |
sync.item.dbid | 61790 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.27 07:43:59 | en |
sync.item.modts | 2025.01.15 14:10:58 | en |
thesis.discipline | Mechatronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta strojního inženýrství. Ústav mechaniky těles, mechatroniky a biomechaniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |