Modulární výuková platforma pro oblast vestavěných systémů a číslicových obvodů

but.committeedoc. Ing. František Zbořil, CSc. (předseda) doc. Ing. Vladimír Janoušek, Ph.D. (místopředseda) Ing. Vítězslav Beran, Ph.D. (člen) doc. Dr. Ing. Jan Černocký (člen) Ing. Martin Hrubý, Ph.D. (člen) doc. Ing. Jiří Jaroš, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm " C ". Otázky u obhajoby: Na základě čeho byl k propojení obou modulů zvolen přístup pomocí nejjednodušších sériových linek I2C a SPI? Bylo by možné využít i některou z pokročilejších sběrnic? Prosím, objasněte větu ze str. 34 v kontextu komunikace mezi oběma moduly: "Konfigurační proces je přeprogramovanou rutinou po resetu či v průběhu běhu zařízení a vyžaduje implementaci požadovaných příkazů na straně MCU[8]." Jaká je časová náročnost překladu a zápisu konfigurace FPGA na Vámi použité platformě? Dokážete odhadnout výrobní náklady po finalizaci platformy pro budoucí nasazení ve výuce (např. v počtu tisíc kusů)? Komise, například: Kdy byly k dispozici osazené desky? Komise, například: Konzultoval jste své řešení s pedagogy na UPSY?cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorŠimek, Václavcs
dc.contributor.authorKoupý, Pavelcs
dc.contributor.refereeBidlo, Michalcs
dc.date.accessioned2021-08-30T21:56:59Z
dc.date.available2021-08-30T21:56:59Z
dc.date.created2021cs
dc.description.abstractCílem práce je návrh a realizace dvou desek plošných spojů realizující výukové platformy, které se budou sestávat ze dvou samostatných desek plošných spojů s ARM MCU a programovatelným hradlovým polem FPGA, které budou propojitelné a vhodně doplněné o periferie. Tyto platformy budou vytvořeny na základě rozboru aktuálních řešení výukových a vývojových platforem a následně demonstrovány na konkrétních příkladech. Hlavním přínosem této práce by mohla být obměna fakultního vybavení a jeho zjednodušení pro studenty. Zároveň je kladen důraz na větší transparentnost celého řešení, aby nebylo pro začínajícího studenta příliš komplikované se seznámit s moderními mikrokontroléry a programovatelnými hradlovými poli a mohl jednotlivé jednodušší celky propojovat do složitějších, kde lze jednotlivé desky použít jako samostatné fungující celky a jejich propojení poskytne výpočetně silnější a zároveň složitější zařízení pro pokročilého uživatele.cs
dc.description.abstractThe aim of the work is the design and implementation of two circuit boards delivering learning platforms, which will consist of two separate circuit boards with ARM MCU and a programmable FPGA gate array that will be interconnectable and appropriately complemented by peripherals. These platforms will be developed by analysing current teaching and development platform solutions and then demonstrating on practical examples. The main benefit of this work should be update and simplification of existing equipment. At the same time, there is an emphasis on greater transparency of the whole solution, so that it is not too complicated for an aspiring student to familiarise himself with modern micro-controllers and programmable gate arrays and can link the simpler units into more complex ones, where the individual boards can be used as separate working units and their interconnection will provide a computationaly stronger yet more complex device.en
dc.description.markCcs
dc.identifier.citationKOUPÝ, P. Modulární výuková platforma pro oblast vestavěných systémů a číslicových obvodů [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2021.cs
dc.identifier.other137607cs
dc.identifier.urihttp://hdl.handle.net/11012/201269
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectVývojová platformacs
dc.subjectARM Cortex-Mcs
dc.subjectFPGAcs
dc.subjectArduino kompatabilnícs
dc.subjectCMSIS-DAP integrované ladící rozhranícs
dc.subjectDevelopment boarden
dc.subjectARM Cortex-Men
dc.subjectFPGAen
dc.subjectArduino compatibleen
dc.subjectCMSIS-DAP onborad debug interfaceen
dc.titleModulární výuková platforma pro oblast vestavěných systémů a číslicových obvodůcs
dc.title.alternativeModular Educational Platform for Embedded Systems and Digital Circuits Domainen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2021-08-26cs
dcterms.modified2021-08-27-17:11:14cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid137607en
sync.item.dbtypeZPen
sync.item.insts2021.11.12 22:15:01en
sync.item.modts2021.11.12 21:26:56en
thesis.disciplinePočítačové a vestavěné systémycs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
6.08 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-24116_o.pdf
Size:
91.17 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-24116_o.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-24116_v.pdf
Size:
86.97 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-24116_v.pdf
Loading...
Thumbnail Image
Name:
review_137607.html
Size:
1.48 KB
Format:
Hypertext Markup Language
Description:
review_137607.html
Collections