Implementace procesoru MicroBlaze v jazyce CodAL
| but.committee | prof. Ing. Miroslav Husák, CSc. (předseda) prof. Ing. Jaroslav Boušek, CSc. (místopředseda) Ing. Břetislav Mikel, Ph.D. (člen) Ing. Jan Prášek, Ph.D. (člen) prof. Ing. et Ing. Fabian Khateb, Ph.D. et Ph.D. (člen) | cs |
| but.defence | 1. Jak by probíhala optimalizace navrženého procesoru na vysokou frekvenci anebo nízkou spotřebu? 2. Uveďte příklad rozšíření instrukční sady procesoru tak, aby došlo k zvýšení výpočetního výkonu procesoru. | cs |
| but.jazyk | čeština (Czech) | |
| but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
| but.result | práce byla úspěšně obhájena | cs |
| dc.contributor.advisor | Pristach, Marián | cs |
| dc.contributor.author | Hájek, Radek | cs |
| dc.contributor.referee | Zachariášová, Marcela | cs |
| dc.date.created | 2016 | cs |
| dc.description.abstract | Diplomová práce obsahuje teoretický základ, rozdělení a funkce procesorů. Shrnuje princip zřetězeného zpracování instrukcí a druhy hazardů v mikroarchitektuře procesorů. Dále seznamuje s možnostmi návrhu procesorů pomocí jazyku CodAL, který je vyvíjen firmou Codasip. V praktické části práce byl vytvořen model procesoru MicroBlaze od firmy Xilinx v jazyce CodAL. Navržený model byl otestován a implementován do obvodu FPGA v rámci praktické ukázky. | cs |
| dc.description.abstract | The diploma thesis contains theoretical basis, classification and function of processors. It summarizes the principle of pipelined instruction processing and the types of hazards in the microarchitecture of the processor. It also introduces design of processors using CodAL language developed by Codasip company. In the practical part of the thesis the model of MicroBlaze core developed by Xilinx company was described in the CodAL language. Designed model was tested and implemented into the FPGA device as practical example. | en |
| dc.description.mark | A | cs |
| dc.identifier.citation | HÁJEK, R. Implementace procesoru MicroBlaze v jazyce CodAL [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016. | cs |
| dc.identifier.other | 94001 | cs |
| dc.identifier.uri | http://hdl.handle.net/11012/59746 | |
| dc.language.iso | cs | cs |
| dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
| dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
| dc.subject | Procesor | cs |
| dc.subject | CodAL | cs |
| dc.subject | MicroBlaze | cs |
| dc.subject | zřetězené zpracování | cs |
| dc.subject | hazardy | cs |
| dc.subject | Processor | en |
| dc.subject | CodAL | en |
| dc.subject | MicroBlaze | en |
| dc.subject | pipelining | en |
| dc.subject | hazards | en |
| dc.title | Implementace procesoru MicroBlaze v jazyce CodAL | cs |
| dc.title.alternative | MicroBlaze processor implementation using CodAL language | en |
| dc.type | Text | cs |
| dc.type.driver | masterThesis | en |
| dc.type.evskp | diplomová práce | cs |
| dcterms.dateAccepted | 2016-06-07 | cs |
| dcterms.modified | 2016-06-10-12:57:25 | cs |
| eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
| sync.item.dbid | 94001 | en |
| sync.item.dbtype | ZP | en |
| sync.item.insts | 2025.03.26 13:22:57 | en |
| sync.item.modts | 2025.01.15 13:10:48 | en |
| thesis.discipline | Mikroelektronika | cs |
| thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
| thesis.level | Inženýrský | cs |
| thesis.name | Ing. | cs |
