Rozšíření rozhraní pro řízení buňkového měniče pomocí FPGA

but.committeedoc. Ing. Bohumil Klíma, Ph.D. (předseda) prof. Ing. Pavel Václavek, Ph.D. (místopředseda) doc. Ing. Petr Beneš, Ph.D. (člen) Ing. Martin Čala, Ph.D. (člen) Ing. Tomáš Jílek, Ph.D. (člen) Ing. Petr Petyovský, Ph.D. (člen) Ing. Radek Štohl, Ph.D. (člen)cs
but.defenceStudent provedl obhajobu bakalářské práce a popsal svoje dosažené výsledky. Byly přečteny posudky a student odpovědel na otázky oponenta: Jaká rizika hrozí pro elektroniku měniče při selhání FPGA nebo chybě ve VHDL kódu? Proběhla diskuze a student odpovědel na dotazy komise: Podrobnější diskuze o buňkových měničích. Možná omezení vyplývajíci z implementace. Student obhájil bakalářskou práci. Komise neměla žádné námitky k řešené práci. V průběhu odborné rozpravy odpověděl na dotazy.cs
but.jazykčeština (Czech)
but.programAutomatizační a měřicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorPetyovský, Petrcs
dc.contributor.authorMatoušek, Petrcs
dc.contributor.refereeValach, Soběslavcs
dc.date.accessioned2022-06-16T06:52:24Z
dc.date.available2022-06-16T06:52:24Z
dc.date.created2022cs
dc.description.abstractBakalářská práce se zabývá návrhem a realizací 2 modulů v hradlovém poli, které budou použity jako rozšíření pro řídicí desku měniče. Práce se zabývá návrhem a realizací modulu s univerzálně definovaným počtem kanálů, generujících pulzně šířkově modulovaný signál, který je nastavitelný pomocí Serial Peripheral Interface. Dále se zabývá návrhem modulu s 9 sériovými linkami v hradlovém poli, které se ovládají pomocí Serial Peripheral Interface. Součástí práce je popis používaných periferií, popis principu fungování měniče a nadřazeného řídicího systému, popis implementace v jazyce pro popis Hardware a její testování.cs
dc.description.abstractThe main goal of bachelor thesis is design and implementation of 2 modules in the Field-programmable gate array, which will be used as an extension to the control board of power inverter. The thesis includes the design and implementation of a module with several channels generating a pulse width modulated signal, which is controlled using the Serial Peripheral Interface. It also includes the design of a module with 9 serial lines in the Field-programmable gate array, which are controlled using the Serial Peripheral Interface. Part of the work contains a description of the peripherals used, a description of the operation of principle of the drive and the superior control system, a description of the implementation in the language for the description of Hardware and its testing.en
dc.description.markAcs
dc.identifier.citationMATOUŠEK, P. Rozšíření rozhraní pro řízení buňkového měniče pomocí FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2022.cs
dc.identifier.other142707cs
dc.identifier.urihttp://hdl.handle.net/11012/205819
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectkomplexní PWM generátorcs
dc.subjectbuňkový měničcs
dc.subjectRobicon perfect harmonycs
dc.subjectFPGAcs
dc.subjectVHDLcs
dc.subjectcomplex PWM generatoren
dc.subjectPower cellen
dc.subjectRobicon perfect harmonyen
dc.subjectFPGAen
dc.subjectVHDLen
dc.titleRozšíření rozhraní pro řízení buňkového měniče pomocí FPGAcs
dc.title.alternativeInterface extension for power cell invertor control with FPGAen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2022-06-15cs
dcterms.modified2022-06-15-18:55:36cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid142707en
sync.item.dbtypeZPen
sync.item.insts2022.06.16 08:52:24en
sync.item.modts2022.06.16 08:16:51en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí technikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
3.99 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
12.5 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_142707.html
Size:
6.78 KB
Format:
Hypertext Markup Language
Description:
review_142707.html
Collections