Modernizace hlavních hodin pro řízení systémů podružných hodin

but.committeeprof. Ing. Zdeněk Smékal, CSc. (předseda) prof. Ing. Karel Bartušek, DrSc. (místopředseda) doc. Ing. Norbert Herencsár, Ph.D. (člen) doc. Ing. Petr Sysel, Ph.D. (člen) Ing. Ondřej Krajsa, Ph.D. (člen) Ing. Lukáš Vlček (člen)cs
but.defenceKteré periferie zařízení se vypínají při přechodu do úsporného režimu (viz str. 29) a kdy je tento režim využíván? Je navržený software mikroprocesoru již připraven na synchronizaci hodin pomocí připojeného GPS modulu? V případě, že ano, tak pro jaký konkrétní typ GPS modulu? Implementace jazykových verzí? K čemu bude návrh realizován?cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKrajsa, Ondřejcs
dc.contributor.authorPokorný, Jiřícs
dc.contributor.refereeČíž, Radimcs
dc.date.created2016cs
dc.description.abstractDiplomová práce se zabývá modernizací hlavních hodin HN 50 od firmy ELEKON, s.r.o. Hodiny lze použít např. pro řízení analogových nebo digitálních podružných hodin nebo na spínání zvonění ve školách. Čtenář je seznámen s přesnými rozdíly mezi předchozí a novou verzí a jsou mu popsány způsoby synchronizace a řízení podružných hodin. Hlavním cílem modernizace je použití technologie SMT pro automatizaci výroby. Dále je řešena řada dalších nedostatků a vylepšení, z nichž nejdůležitější jsou volba vhodných napájecích zdrojů, příprava desky pro použití napájecího napětí 110 V a 230 V, výběr vhodného mikroprocesoru a možnost použití různých displejů. Jednotlivé změny jsou v práci teoreticky rozebrány a jsou zvolena vhodná řešení. Poslední část se zabývá programovým řešením, které je vysvětleno na vývojových diagramech. Výstupy diplomové práce jsou řešení požadovaných změn, konečné schéma zapojení, desky plošných spojů a výsledný 3D model zařízení.cs
dc.description.abstractThis diploma thesis describes modernization of the master clock HN 50 created by company ELEKON, s.r.o. Master clock can be used for controlling of analog or digital slave clock or for switching school bells. Exact differences between old and new version of the clock are described and ways of synchronization and controlling of slave clock are explained. Main goal of modernization is applying the SMT technology for automation of production. Another problems and shortcomings of previous version are developed, such as new power supply structure, selection of a new microcontroller and usage of several different displays. Every problem is developed and new solutions are chosen. Last part of the document describes the software which is clarified on several flowcharts. Outputs of the thesis are complete schematics, printed circuit boards and 3D models of the modernized device.en
dc.description.markAcs
dc.identifier.citationPOKORNÝ, J. Modernizace hlavních hodin pro řízení systémů podružných hodin [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016.cs
dc.identifier.other93816cs
dc.identifier.urihttp://hdl.handle.net/11012/59958
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectAnalogovécs
dc.subjectdigitálnícs
dc.subjecthlavnícs
dc.subjectpodružnécs
dc.subjecthodinycs
dc.subjectčascs
dc.subjectsynchronizacecs
dc.subjectDCFcs
dc.subjectGPScs
dc.subjectARMcs
dc.subjectLEDcs
dc.subjectLCDcs
dc.subjectAnalogen
dc.subjectdigitalen
dc.subjectclocken
dc.subjectmasteren
dc.subjectslaveen
dc.subjectclocken
dc.subjecttimeen
dc.subjectsynchronizationen
dc.subjectDCFen
dc.subjectGPSen
dc.subjectARMen
dc.subjectLEDen
dc.subjectLCDen
dc.titleModernizace hlavních hodin pro řízení systémů podružných hodincs
dc.title.alternativeModernization of the master clock for slave clocks controllingen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2016-06-09cs
dcterms.modified2016-06-10-12:57:37cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid93816en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:25:27en
sync.item.modts2025.01.15 21:06:35en
thesis.disciplineTelekomunikační a informační technikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav telekomunikacícs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
4.22 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
1.21 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-201606 Posudek k DP Jiri Pokorny v2 scan s podpisem.pdf
Size:
577.05 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-201606 Posudek k DP Jiri Pokorny v2 scan s podpisem.pdf
Loading...
Thumbnail Image
Name:
review_93816.html
Size:
4.25 KB
Format:
Hypertext Markup Language
Description:
file review_93816.html
Collections