Návrh digitálního decimačního filtru v technologii CMOS

but.committeeprof. Ing. Vladislav Musil, CSc. (předseda) doc. Ing. Pavel Legát, CSc. (místopředseda) prof. Ing. Lubomír Hudec, DrSc. (člen) RNDr. Ladislav Mareček, CSc. (člen) prof. Ing. Jaromír Hubálek, Ph.D. (člen)cs
but.defenceStudent Bc. Petr Toman seznámil komisi se svoji diplomovou prací na téma: Návrh digitálního decimačního filtru v technologii CMOS Odpověděl na otázky oponenta - 1.) Bylo by možné místo druhého (přesného) FIR filtru použít filtr typu IIR? Pokud ano, jaký vliv by to mělo na výslednou plochu čipu a frekvenční charakteristiku? 2.) Jaká je časová rezerva návrhu pro jednotlivé technologie CMOS při vstupním signále o frekvencí 2 MHz? Dále proběhla krátká rozprava k tématu diplomové práce.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorFujcik, Lukášcs
dc.contributor.authorToman, Petrcs
dc.contributor.refereePristach, Mariáncs
dc.date.created2011cs
dc.description.abstractTato diplomová práce se zabývá návrhem digitálního decimačního filtru pro podvzorkování a filtraci signálu ze sigma-delta AD převodníku. Je proveden návrh kaskády filtrů v programu Matlab podle zadaných požadavků, který je následně popsán v jazyce VHDL s ohledem na minimální spotřebu plochy. Funkce implementované struktury filtru je následně porovnána s referenčními filtry získanými z Matlabu ve vytvořeném verifikačním prostředí. Na závěr je provedena syntéza v zadané technologii a verifikace filtru na hradlové úrovni.cs
dc.description.abstractThis Master’s thesis deals with digital decimation filter design for undersampling and filtering of sigma-delta ADC signal. Filter cascade is designed in Matlab according to given requirements and is then described in VHDL language aiming for minimum area. Implemented filter functionality is compared to Matlab-generated reference filters in created verification environment. Finally the design is synthesized in specified technology and verified on gate level.en
dc.description.markAcs
dc.identifier.citationTOMAN, P. Návrh digitálního decimačního filtru v technologii CMOS [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2011.cs
dc.identifier.other40833cs
dc.identifier.urihttp://hdl.handle.net/11012/1868
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectdigitální filtrcs
dc.subjectCICcs
dc.subjectFIRcs
dc.subjectpolyfázovýcs
dc.subjectdecimacecs
dc.subjectpodvzorkovánícs
dc.subjectverifikacecs
dc.subjectverifikační prostředícs
dc.subjectdigital filteren
dc.subjectCICen
dc.subjectFIRen
dc.subjectpolyphaseen
dc.subjectdecimationen
dc.subjectundersamplingen
dc.subjectverificationen
dc.subjectverification environmenten
dc.titleNávrh digitálního decimačního filtru v technologii CMOScs
dc.title.alternativeDesign of digital decimation filter in CMOS technologyen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2011-06-08cs
dcterms.modified2011-07-15-10:45:26cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid40833en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 11:25:14en
sync.item.modts2025.01.15 19:33:20en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.25 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.7z
Size:
1.95 MB
Format:
Unknown data format
Description:
appendix-1.7z
Loading...
Thumbnail Image
Name:
review_40833.html
Size:
7.75 KB
Format:
Hypertext Markup Language
Description:
file review_40833.html
Collections