Návrh digitálního decimačního filtru v technologii CMOS
but.committee | prof. Ing. Vladislav Musil, CSc. (předseda) doc. Ing. Pavel Legát, CSc. (místopředseda) prof. Ing. Lubomír Hudec, DrSc. (člen) RNDr. Ladislav Mareček, CSc. (člen) prof. Ing. Jaromír Hubálek, Ph.D. (člen) | cs |
but.defence | Student Bc. Petr Toman seznámil komisi se svoji diplomovou prací na téma: Návrh digitálního decimačního filtru v technologii CMOS Odpověděl na otázky oponenta - 1.) Bylo by možné místo druhého (přesného) FIR filtru použít filtr typu IIR? Pokud ano, jaký vliv by to mělo na výslednou plochu čipu a frekvenční charakteristiku? 2.) Jaká je časová rezerva návrhu pro jednotlivé technologie CMOS při vstupním signále o frekvencí 2 MHz? Dále proběhla krátká rozprava k tématu diplomové práce. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Fujcik, Lukáš | cs |
dc.contributor.author | Toman, Petr | cs |
dc.contributor.referee | Pristach, Marián | cs |
dc.date.created | 2011 | cs |
dc.description.abstract | Tato diplomová práce se zabývá návrhem digitálního decimačního filtru pro podvzorkování a filtraci signálu ze sigma-delta AD převodníku. Je proveden návrh kaskády filtrů v programu Matlab podle zadaných požadavků, který je následně popsán v jazyce VHDL s ohledem na minimální spotřebu plochy. Funkce implementované struktury filtru je následně porovnána s referenčními filtry získanými z Matlabu ve vytvořeném verifikačním prostředí. Na závěr je provedena syntéza v zadané technologii a verifikace filtru na hradlové úrovni. | cs |
dc.description.abstract | This Master’s thesis deals with digital decimation filter design for undersampling and filtering of sigma-delta ADC signal. Filter cascade is designed in Matlab according to given requirements and is then described in VHDL language aiming for minimum area. Implemented filter functionality is compared to Matlab-generated reference filters in created verification environment. Finally the design is synthesized in specified technology and verified on gate level. | en |
dc.description.mark | A | cs |
dc.identifier.citation | TOMAN, P. Návrh digitálního decimačního filtru v technologii CMOS [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2011. | cs |
dc.identifier.other | 40833 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/1868 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | digitální filtr | cs |
dc.subject | CIC | cs |
dc.subject | FIR | cs |
dc.subject | polyfázový | cs |
dc.subject | decimace | cs |
dc.subject | podvzorkování | cs |
dc.subject | verifikace | cs |
dc.subject | verifikační prostředí | cs |
dc.subject | digital filter | en |
dc.subject | CIC | en |
dc.subject | FIR | en |
dc.subject | polyphase | en |
dc.subject | decimation | en |
dc.subject | undersampling | en |
dc.subject | verification | en |
dc.subject | verification environment | en |
dc.title | Návrh digitálního decimačního filtru v technologii CMOS | cs |
dc.title.alternative | Design of digital decimation filter in CMOS technology | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2011-06-08 | cs |
dcterms.modified | 2011-07-15-10:45:26 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 40833 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 11:25:14 | en |
sync.item.modts | 2025.01.15 19:33:20 | en |
thesis.discipline | Mikroelektronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 1.25 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- appendix-1.7z
- Size:
- 1.95 MB
- Format:
- Unknown data format
- Description:
- appendix-1.7z
Loading...
- Name:
- review_40833.html
- Size:
- 7.75 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_40833.html