TOMAN, P. Návrh digitálního decimačního filtru v technologii CMOS [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2011.
Cílem diplomové práce bylo navrhnout digitální decimační filtr, který bude zpracovávat 1-bitový výstup z modulátoru sigma-delta 2. řádu. V návrhovém prostředí MATLAB a v jazyce VHDL byl vytvořen referenční matematický model. V další fázi byl navržen reálný filtr, který byl popsán v jazyce VHDL a jeho syntéza byla provedena v nástroji Cadence RTL Compiler. Student rovněž navrhl sofistikované verifikační prostředí a v závěru práce provedl srovnání filtrů ve dvou technologiích CMOS. Odborná úroveň diplomové práce je na velmi slušné úrovni. Logická struktura diplomové práce a návaznost jednotlivých kapitol je na dobré úrovni. Po formální stránce je práce na dobré úrovni, ale bohužel chybí u většiny grafů popisky os. Z práce je ovšem znatelné, že je student podrobně obeznámen s danou problematikou a je schopen jasně formulovat myšlenky tak, aby byly pochopitelné pro každého zájemce o tuto tématiku. Z práce je zřejmé, že student efektivně využil dostupnou literaturu a využil získaných znalostí při řešení bakalářské práce. Předložená diplomová práce odpovídá zadání v plném rozsahu. Na základě uvedených faktů navrhuji hodnocení diplomové práce stupněm A/96.
Kritérium | Známka | Body | Slovní hodnocení |
---|---|---|---|
Splnění zadání | A | 50/50 | |
Aktivita během řešení a zpracování práce (práce s literaturou, využívání konzultací, atd.) | A | 18/20 | |
Formální zpracování práce | A | 18/20 | |
Využití literatury | A | 10/10 |
Cílem diplomové práce byl návrh digitálního decimačního filtru pro zpracování signálů ze sigma-delta modulátoru. V úvodu práce je rozpracován návrh ideálního filtru pomocí programu Matlab, kde pro dosažení požadovaných parametrů byl zvolen systém složený ze tří samostatných filtrů - jednoho CIC filtru a dvou FIR filtrů. V následujících kapitolách je uveden popis jednotlivých filtrů a jejich implementace v digitálních obvodech. Pro dosažení minimální plochy čipu je podrobně analyzována možnost optimalizace návrhu pomocí polyfázového rozkladu FIR filtru a efektivního uložení koeficientů. Hlavní část práce sestává z popisu filtru v jazyce VHDL. Zdrojové kódy jsou napsány přehledně a univerzálně a jejich popisu se věnuje samostatná kapitola. Závěrečná část práce sestává z popisu testování navrženého filtru, která je důležitou částí návrhu každého digitálního systému. Pro testování student vytvořil sofistikované testovací prostředí, které umožňuje automatickou kontrolu návrhu. V závěru práce je uvedeno srovnání syntézy filtru v programu Cadance pro dvě technologie CMOS. Předložená práce je na velmi vysoké odborné úrovni a splňuje požadavky kladené na diplomové práce. Navržený filtr a vytvořené testovací prostředí je pro svou univerzálnost možné použít i v dalších projektech. Drobným nedostatkem práce je popis grafů, kde při některých grafech chybí popis os nebo tento popis je v angličtině. Práci doporučuji k obhajobě a hodnotím stupněm výborně.
Kritérium | Známka | Body | Slovní hodnocení |
---|---|---|---|
Splnění požadavků zadání | A | 20/20 | |
Odborná úroveň práce | A | 50/50 | |
Interpretace výsledků a jejich diskuse | A | 20/20 | |
Formální zpracování práce | B | 8/10 |
eVSKP id 40833