Kryptografický modul pro hardwarově omezené zařízení
but.committee | doc. Ing. Petr Mlýnek, Ph.D. (předseda) doc. Ing. Zdeněk Martinásek, Ph.D. (místopředseda) Mgr. Ondřej Woznica (člen) Ing. Pavel Vajsar, Ph.D. (člen) Bc. Jakub Duchoň, MSc (člen) Ing. Lukáš Benešl (člen) | cs |
but.defence | Student prezentoval výsledky své práce a komise byla seznámena s posudky. Student obhájil bakalářskou práci s výhradami a odpověděl na otázky členů komise a oponenta. Otázky: Aká je výsledná pracovná frekvencia implementácie na obvode a prípadne maximálna možná frekvencia? V kontexte akcelerácie, aká je výkonnosť/priepustnosť implementovaného kryptografického modulu vzhľadom na veľkosť rozhraní? Jaký je Váš vlastní přínos? Myslíte si, že AES-128 je odlehčená šifra? Porovnával jste vlastní implementaci s existujícími implementacemi? Co je pro Vás omezené zařízení? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační bezpečnost | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Smékal, David | cs |
dc.contributor.author | Kolář, Ondřej | cs |
dc.contributor.referee | Cíbik, Peter | cs |
dc.date.created | 2023 | cs |
dc.description.abstract | Tato bakalářská práce se věnuje popisu a implementaci šifry AES-128 jazykem VHDL. Rozebírá základy šifrování, architekturu FPGA a VHDL. Srovnává čipy FPGA a ASIC. Dále popisuje princip šifrování a dešifrování šifry AES-128 a rozebírá její jednotlivé bloky v procesu a periferie použité pro interakci s uživatelem. Praktická část pak popisuje vlastní tvorbu návrhu a ověřuje jeho funkčnost. Cílem práce je popsat šifru AES-128 a ověřit funkčnost návrhu pomocí simulace, dále zprovoznit jednotlivé periferie a zajistit jejich funkčnost a návaznost. | cs |
dc.description.abstract | This bachelor’s thesis focuses on the description and implementation of the AES-128 cipher using the VHDL language. It discusses the fundamentals of encryption, FPGA architecture, and VHDL. It compares FPGA and ASIC chips. Furthermore, it describes the principles of encryption and decryption of the AES-128 cipher and analyzes its individual blocks in the process and the peripherals used for user interaction. The practical part describes the actual design creation and verifies its functionality. The aim of the thesis is to describe the AES-128 cipher and verify the functionality of the design through simulation, as well as to activate and ensure the functionality and coherence of the individual peripherals | en |
dc.description.mark | C | cs |
dc.identifier.citation | KOLÁŘ, O. Kryptografický modul pro hardwarově omezené zařízení [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2023. | cs |
dc.identifier.other | 151195 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/210898 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | FPGA | cs |
dc.subject | AES | cs |
dc.subject | lehká kryptografie | cs |
dc.subject | VHDL | cs |
dc.subject | Vivado | cs |
dc.subject | šifra | cs |
dc.subject | pmod | cs |
dc.subject | FPGA | en |
dc.subject | AES | en |
dc.subject | lightweight cryptography | en |
dc.subject | VHDL | en |
dc.subject | Vivado | en |
dc.subject | cypher | en |
dc.subject | pmod | en |
dc.title | Kryptografický modul pro hardwarově omezené zařízení | cs |
dc.title.alternative | A cryptographic module for hardware-constrained device | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2023-06-13 | cs |
dcterms.modified | 2024-05-17-12:52:52 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 151195 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.17 16:28:03 | en |
sync.item.modts | 2025.01.15 14:16:07 | en |
thesis.discipline | bez specializace | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav telekomunikací | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 2.66 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_151195.html
- Size:
- 6.47 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_151195.html