Kryptografický modul pro hardwarově omezené zařízení

but.committeedoc. Ing. Petr Mlýnek, Ph.D. (předseda) doc. Ing. Zdeněk Martinásek, Ph.D. (místopředseda) Mgr. Ondřej Woznica (člen) Ing. Pavel Vajsar, Ph.D. (člen) Bc. Jakub Duchoň, MSc (člen) Ing. Lukáš Benešl (člen)cs
but.defenceStudent prezentoval výsledky své práce a komise byla seznámena s posudky. Student obhájil bakalářskou práci s výhradami a odpověděl na otázky členů komise a oponenta. Otázky: Aká je výsledná pracovná frekvencia implementácie na obvode a prípadne maximálna možná frekvencia? V kontexte akcelerácie, aká je výkonnosť/priepustnosť implementovaného kryptografického modulu vzhľadom na veľkosť rozhraní? Jaký je Váš vlastní přínos? Myslíte si, že AES-128 je odlehčená šifra? Porovnával jste vlastní implementaci s existujícími implementacemi? Co je pro Vás omezené zařízení?cs
but.jazykčeština (Czech)
but.programInformační bezpečnostcs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorSmékal, Davidcs
dc.contributor.authorKolář, Ondřejcs
dc.contributor.refereeCíbik, Petercs
dc.date.created2023cs
dc.description.abstractTato bakalářská práce se věnuje popisu a implementaci šifry AES-128 jazykem VHDL. Rozebírá základy šifrování, architekturu FPGA a VHDL. Srovnává čipy FPGA a ASIC. Dále popisuje princip šifrování a dešifrování šifry AES-128 a rozebírá její jednotlivé bloky v procesu a periferie použité pro interakci s uživatelem. Praktická část pak popisuje vlastní tvorbu návrhu a ověřuje jeho funkčnost. Cílem práce je popsat šifru AES-128 a ověřit funkčnost návrhu pomocí simulace, dále zprovoznit jednotlivé periferie a zajistit jejich funkčnost a návaznost.cs
dc.description.abstractThis bachelor’s thesis focuses on the description and implementation of the AES-128 cipher using the VHDL language. It discusses the fundamentals of encryption, FPGA architecture, and VHDL. It compares FPGA and ASIC chips. Furthermore, it describes the principles of encryption and decryption of the AES-128 cipher and analyzes its individual blocks in the process and the peripherals used for user interaction. The practical part describes the actual design creation and verifies its functionality. The aim of the thesis is to describe the AES-128 cipher and verify the functionality of the design through simulation, as well as to activate and ensure the functionality and coherence of the individual peripheralsen
dc.description.markCcs
dc.identifier.citationKOLÁŘ, O. Kryptografický modul pro hardwarově omezené zařízení [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2023.cs
dc.identifier.other151195cs
dc.identifier.urihttp://hdl.handle.net/11012/210898
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectAEScs
dc.subjectlehká kryptografiecs
dc.subjectVHDLcs
dc.subjectVivadocs
dc.subjectšifracs
dc.subjectpmodcs
dc.subjectFPGAen
dc.subjectAESen
dc.subjectlightweight cryptographyen
dc.subjectVHDLen
dc.subjectVivadoen
dc.subjectcypheren
dc.subjectpmoden
dc.titleKryptografický modul pro hardwarově omezené zařízenícs
dc.title.alternativeA cryptographic module for hardware-constrained deviceen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2023-06-13cs
dcterms.modified2024-05-17-12:52:52cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid151195en
sync.item.dbtypeZPen
sync.item.insts2025.03.17 16:28:03en
sync.item.modts2025.01.15 14:16:07en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav telekomunikacícs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.66 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
157.6 KB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_151195.html
Size:
6.47 KB
Format:
Hypertext Markup Language
Description:
file review_151195.html
Collections