Převodníkový modul s rychlou sériovou komunikační linkou
but.committee | doc. Ing. Bohumil Horák, Ph.D. (předseda) doc. Ing. Zdeněk Bradáč, Ph.D. (místopředseda) Ing. Stanislav Klusáček, Ph.D. (člen) Ing. Miloslav Richter, Ph.D. (člen) Ing. Radek Štohl, Ph.D. (člen) | cs |
but.defence | Student obhájil bakalářskou práci s výhradami. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Valach, Soběslav | cs |
dc.contributor.author | Kabátník, Václav | cs |
dc.contributor.referee | Holek, Radovan | cs |
dc.date.accessioned | 2018-10-21T17:38:34Z | |
dc.date.available | 2018-10-21T17:38:34Z | |
dc.date.created | 2016 | cs |
dc.description.abstract | Tato práce se zabývá návrhem a implementací standardu JESD204B. V prvé řadě práce seznamuje se samotným standardem, a poté pojednává o jeho revizích. Standard JESD204B funguje na bázi vrstvové specifikace, podobně jako ostatní protokoly. Práce dále seznamuje s vlastní implementací samotného firmwaru, podle kterého probíhá přenos dat na bázi standardu JESD204B. Firmware je psán pomocí jazyku VHDL. Součástí práce je obvodové řešení, kde je vytvořeno schéma našeho obvodu. Výsledkem práce je realizované obvodové a firmwarové řešení převodníku pro rychlé sériové rozhraní. | cs |
dc.description.abstract | This thesis deals with the standard JESD204B. First of all, it introduces the work standard itself and then describe its revision. Standard itself works on the basis of layer specification, like other protocols. Work also introduces firmware custom implementation by which data transfer is based on standard JESD204B. Firmware is written using language VHDL. Part of work is circuit solution where is created scheme of our cuircit. The result of the work is implemented circuit and firmware solutions transmitter for fast serial interface. | en |
dc.description.mark | D | cs |
dc.identifier.citation | KABÁTNÍK, V. Převodníkový modul s rychlou sériovou komunikační linkou [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016. | cs |
dc.identifier.other | 96112 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/62322 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | FPGA | cs |
dc.subject | JESD204 | cs |
dc.subject | AD/DA převod | cs |
dc.subject | VHDL | cs |
dc.subject | Xilinx | cs |
dc.subject | FPGA | en |
dc.subject | JESD204 | en |
dc.subject | AD/DA conversion | en |
dc.subject | VHDL | en |
dc.subject | Xilinx | en |
dc.title | Převodníkový modul s rychlou sériovou komunikační linkou | cs |
dc.title.alternative | The AD converter module with high speed communication line | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2016-08-31 | cs |
dcterms.modified | 2016-08-31-15:31:00 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 96112 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2021.11.10 12:57:52 | en |
sync.item.modts | 2021.11.10 12:30:04 | en |
thesis.discipline | Automatizační a měřicí technika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí techniky | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 2.58 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- appendix-1.rar
- Size:
- 4.16 MB
- Format:
- Unknown data format
- Description:
- appendix-1.rar
Loading...
- Name:
- review_96112.html
- Size:
- 7.35 KB
- Format:
- Hypertext Markup Language
- Description:
- review_96112.html