Využití verifikace pro ověřování odolnosti proti poruchám u systémů založených na FPGA

but.committeeprof. Ing. Martin Drahanský, Ph.D. (předseda) doc. Ing. Petr Fišer, Ph.D. (člen) prof. Ing. Hana Kubátová, CSc. (člen) prof. Ing. Zdeněk Plíva, Ph.D. (člen) doc. Ing. Stanislav Racek, CSc. (člen)cs
but.defenceStudent přednesl cíle a výsledky, kterých v rámci řešení disertační práce dosáhl. V rozpravě student odpověděl na otázky komise a oponentů. Diskuze je zaznamenána na diskuzních lístcích, které jsou přílohou protokolu. Počet diskuzních lístků: 2. Komise se v závěru jednomyslně usnesla, že student splnil podmínky pro udělení akademického titulu doktor.cs
but.jazykangličtina (English)
but.programVýpočetní technika a informatikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKotásek, Zdeněken
dc.contributor.authorPodivínský, Jakuben
dc.contributor.refereeFišer, Petren
dc.contributor.refereeRacek, Stanislaven
dc.date.accessioned2024-08-22T08:11:01Z
dc.date.available2024-08-22T08:11:01Z
dc.date.createdcs
dc.description.abstractOdolnost proti poruchám je jedna z nejčastěji využívaných technik pro eliminaci vlivu poruch na číslicové systémy a zvýšení jejich spolehlivosti. Tato práce popisuje platformu pro testování technik pro zajištění odolnosti proti poruchám v systémech založených na FPGA. Platforma využívá principů funkční verifikace, přičemž experimentální elektronická řídicí jednotka je přesunuta na FPGA, což umožňuje využít injekci poruch přímo do FPGA. Platforma umožňuje využít elektro-mechanickou aplikaci jako experimentální systém a sledovat vliv poruch jak na elektronickou řídicí jednotku, tak na chování řízené mechanické části. V práci jsou představeny experimenty se dvěma experimentálními systémy - robot pro hledání cesty v bludišti a elektronický zámek. Platforma je navržena tak, aby umožnila využití libovolného experimentálního systému s elektronickou řídicí jednotkou implementovanou v FPGA.en
dc.description.abstractFault tolerance is one of the most commonly used techniques to eliminate the effect of faults on digital systems and increase their reliability. This work presents a platform for testing such fault tolerance techniques targeted to FPGA-based systems. The platform uses the principles of functional verification, while the experimental electronic controller is moved to the FPGA, which allows the use of fault injection directly into the FPGA. The platform makes it possible to use the electro-mechanical application as an experimental system and allows to monitor the effect of faults on both the electronic controller and the behavior of controlled mechanical part. This work presents experiments with two experimental systems - robot for finding a path through a maze and an electronic lock. The platform is designed to allow the use of any experimental system with an electronic control unit implemented in the FPGAcs
dc.description.markPcs
dc.identifier.citationPODIVÍNSKÝ, J. Využití verifikace pro ověřování odolnosti proti poruchám u systémů založených na FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. .cs
dc.identifier.other139334cs
dc.identifier.urihttps://hdl.handle.net/11012/249414
dc.language.isoencs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAen
dc.subjectodolnost proti poruchámen
dc.subjectspolehlivosten
dc.subjectinjekce poruchen
dc.subjectfunkční verifikaceen
dc.subjectelektro-mechnický systém.en
dc.subjectFPGAcs
dc.subjectfault tolerancecs
dc.subjectreliabilitycs
dc.subjectfault injectioncs
dc.subjectfunctional verificationcs
dc.subjectelectro-mechanical system.cs
dc.titleVyužití verifikace pro ověřování odolnosti proti poruchám u systémů založených na FPGAen
dc.title.alternativeUse of verification for testing fault-tolerance in FPGA-based systemcs
dc.typeTextcs
dc.type.driverdoctoralThesisen
dc.type.evskpdizertační prácecs
dcterms.modified2021-10-07-14:22:54cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid139334en
sync.item.dbtypeZPen
sync.item.insts2024.08.22 10:11:01en
sync.item.modts2024.08.20 14:31:44en
thesis.disciplineVýpočetní technika a informatikacs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelDoktorskýcs
thesis.namePh.D.cs
Files
Original bundle
Now showing 1 - 5 of 5
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
8.53 MB
Format:
Adobe Portable Document Format
Description:
file final-thesis.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-885_s1.pdf
Size:
452.04 KB
Format:
Adobe Portable Document Format
Description:
file Posudek-Vedouci prace-885_s1.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-885_o1.pdf
Size:
221.07 KB
Format:
Adobe Portable Document Format
Description:
file Posudek-Oponent prace-885_o1.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-885_o2.pdf
Size:
187.78 KB
Format:
Adobe Portable Document Format
Description:
file Posudek-Oponent prace-885_o2.pdf
Loading...
Thumbnail Image
Name:
review_139334.html
Size:
1.72 KB
Format:
Hypertext Markup Language
Description:
file review_139334.html
Collections