Implementace obrazových klasifikátorů v FPGA

but.committeedoc. Ing. Zdeněk Kotásek, CSc. (předseda) prof. Ing. Miroslav Švéda, CSc. (místopředseda) doc. Ing. Vladimír Drábek, CSc. (člen) doc. Ing. Peter Chudý, Ph.D., MBA (člen) Prof. Ing. Jaromír Krejčíček, CSc. (člen) doc. Mgr. Adam Rogalewicz, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázku oponenta a na další doplňující dotazy členů komise. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené dotazy rozhodla práci hodnotit stupněm "A". Otázky u obhajoby: Vámi použitý čip Virtex II je už poměrně starý, a například zmiňovaný software ISE 11.2 už jej nepodporuje: Zkoušel jste syntézu pro modernější FPGA, třeba některý menší čip z rodiny Virtex 6?cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorFučík, Ottocs
dc.contributor.authorKadlček, Filipcs
dc.contributor.refereePuš, Viktorcs
dc.date.accessioned2020-06-23T09:06:41Z
dc.date.available2020-06-22cs
dc.date.created2010cs
dc.description.abstractPráce je zaměřena na obrazové klasifikátory a jejich implementaci v FPGA. Klasifikátory dělí na dvě skupiny - slabé a silné klasifikátory. Ve skupině silných klasifikátorů se zaměřuje především na AdaBoost. Ve skupině slabých klasifikátorů jsou probrány základní příznakové klasifikátory, jakými jsou například klasifikátory založené na Haarových nebo Gaborových vlnkách, ale především je kladen důraz na klasifikátory LBP, LRP a LR. Naposled uvedené klasifikátory jsou vhodné pro implementaci v FGPA. Na základě těchto klasifikátorů je navržena pseudo-paralelní architektura. Architektura uvažuje provedení klasifikace v FPGA a následné zpracovávání výsledků v počítači. Navržený klasifikátor je velmi rychlý a každý hodinový cyklus produkuje výstup klasifikace.cs
dc.description.abstractThe thesis deals with image classifiers and their implementation using FPGA technology. There are discussed weak and strong classifiers in the work. As an example of strong classifiers, the AdaBoost algorithm is described. In the case of weak classifiers, basic types of feature classifiers are shown, including Haar and Gabor wavelets. The rest of work is primarily focused on LBP, LRP and LR classifiers, which are well suitable for efficient implementation in FPGAs. With these classifiers is designed pseudo-parallel architecture. Process of classifications is divided on software and hardware parts. The thesis deals with hardware part of classifications. The designed classifier is very fast and produces results of classification every clock cycle.en
dc.description.markAcs
dc.identifier.citationKADLČEK, F. Implementace obrazových klasifikátorů v FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2010.cs
dc.identifier.other34650cs
dc.identifier.urihttp://hdl.handle.net/11012/54234
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsPřístup k plnému textu prostřednictvím internetu byl licenční smlouvou omezen na dobu 10 roku/letcs
dc.subjectKlasifikátorcs
dc.subjectklasifikacecs
dc.subjectLBPcs
dc.subjectLocal Binary Patterncs
dc.subjectLRDcs
dc.subjectLocal Rank Differencecs
dc.subjectLRPcs
dc.subjectLocal Rank Patternscs
dc.subjectHaarovy vlnkycs
dc.subjectGaborovy vlnkycs
dc.subjectBoostingcs
dc.subjectAdaBoostcs
dc.subjectFPGAcs
dc.subjectPseudo-paralelní architektura.cs
dc.subjectClassifieren
dc.subjectclassificationen
dc.subjectLBPen
dc.subjectLocal Binary Patternen
dc.subjectLRDen
dc.subjectLocal Rank Differenceen
dc.subjectLRPen
dc.subjectLocal Rank Patternsen
dc.subjectHaar waveletsen
dc.subjectGabor waveletsen
dc.subjectBoostingen
dc.subjectAdaBoosten
dc.subjectFPGAen
dc.subjectPseudo-parallel architecture.en
dc.titleImplementace obrazových klasifikátorů v FPGAcs
dc.title.alternativeImplementation of Image Classifiers in FPGAsen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2010-06-22cs
dcterms.modified2020-05-09-23:41:25cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid34650en
sync.item.dbtypeZPen
sync.item.insts2021.11.23 01:02:44en
sync.item.modts2021.11.22 23:56:51en
thesis.disciplinePočítačové systémy a sítěcs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
review_34650.html
Size:
1.44 KB
Format:
Hypertext Markup Language
Description:
review_34650.html
Collections