Generátor ladicího nástroje na čipu

but.committeeprof. Ing. Václav Dvořák, DrSc. (předseda) doc. Ing. Vladimír Janoušek, Ph.D. (místopředseda) Ing. Vladimír Bartík, Ph.D. (člen) doc. Ing. Petr Matoušek, Ph.D., M.A. (člen) Ing. Aleš Smrčka, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm " A ". Otázky u obhajoby: Které části ladicího rozhraní zabírají největší plochu čipu? Ovlivnilo přidání ladicího rozhraní k procesoru Codea délku kritické cesty? Změnila se maximální frekvence procesoru?cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorHruška, Tomášcs
dc.contributor.authorHrbáček, Radekcs
dc.contributor.refereeMecera, Martincs
dc.date.available2016-06-13cs
dc.date.created2011cs
dc.description.abstractTato bakalářská práce se zabývá návrhem a implementací ladicího rozhraní procesoru a jeho napojení na hardware generovaný nástroji projektu Lissom. V práci jsou nejprve podrobně popsány standardy JTAG a Nexus 5001, kterým implementované rozhraní vyhovuje. Praktická část práce zahrnuje popis vyvinutého nástroje a jeho testování. Výsledkem práce je funkční ladicí nástroj otestovaný společně s procesorem Codea na výukové platformě FITKit.cs
dc.description.abstractThis bachelor's thesis deals with the design and implementation of an on-chip debugger and its connection to the hardware generated using software tools developed as a part of the Lissom project. The first part introduces the JTAG and Nexus 5001 standards, which the implemented interface complies with. The practical part includes detailed description of the developed tool and its testing. The result is a functional on-chip debugger that has been tested with the Codea processor on the FITKit educational platform.en
dc.description.markAcs
dc.identifier.citationHRBÁČEK, R. Generátor ladicího nástroje na čipu [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2011.cs
dc.identifier.other42788cs
dc.identifier.urihttp://hdl.handle.net/11012/55716
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsPřístup k plnému textu prostřednictvím internetu byl licenční smlouvou omezen na dobu 5 roku/letcs
dc.subjectladění kóducs
dc.subjectJTAGcs
dc.subjectNexus 5001cs
dc.subjectLissomcs
dc.subjectVHDLcs
dc.subjectvestavěný systémcs
dc.subjectdebuggingen
dc.subjectJTAGen
dc.subjectNexus 5001en
dc.subjectLissomen
dc.subjectVHDLen
dc.subjectembedded systemen
dc.titleGenerátor ladicího nástroje na čipucs
dc.title.alternativeOn-Chip Debugger Generatoren
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2011-06-13cs
dcterms.modified2020-05-09-23:42:57cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid42788en
sync.item.dbtypeZPen
sync.item.insts2025.03.18 17:50:12en
sync.item.modts2025.01.15 12:10:51en
thesis.disciplineInformační technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav informačních systémůcs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
review_42788.html
Size:
1.43 KB
Format:
Hypertext Markup Language
Description:
file review_42788.html
Collections