Generátor ladicího nástroje na čipu
but.committee | prof. Ing. Václav Dvořák, DrSc. (předseda) doc. Ing. Vladimír Janoušek, Ph.D. (místopředseda) Ing. Vladimír Bartík, Ph.D. (člen) doc. Ing. Petr Matoušek, Ph.D., M.A. (člen) Ing. Aleš Smrčka, Ph.D. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm " A ". Otázky u obhajoby: Které části ladicího rozhraní zabírají největší plochu čipu? Ovlivnilo přidání ladicího rozhraní k procesoru Codea délku kritické cesty? Změnila se maximální frekvence procesoru? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Hruška, Tomáš | cs |
dc.contributor.author | Hrbáček, Radek | cs |
dc.contributor.referee | Mecera, Martin | cs |
dc.date.available | 2016-06-13 | cs |
dc.date.created | 2011 | cs |
dc.description.abstract | Tato bakalářská práce se zabývá návrhem a implementací ladicího rozhraní procesoru a jeho napojení na hardware generovaný nástroji projektu Lissom. V práci jsou nejprve podrobně popsány standardy JTAG a Nexus 5001, kterým implementované rozhraní vyhovuje. Praktická část práce zahrnuje popis vyvinutého nástroje a jeho testování. Výsledkem práce je funkční ladicí nástroj otestovaný společně s procesorem Codea na výukové platformě FITKit. | cs |
dc.description.abstract | This bachelor's thesis deals with the design and implementation of an on-chip debugger and its connection to the hardware generated using software tools developed as a part of the Lissom project. The first part introduces the JTAG and Nexus 5001 standards, which the implemented interface complies with. The practical part includes detailed description of the developed tool and its testing. The result is a functional on-chip debugger that has been tested with the Codea processor on the FITKit educational platform. | en |
dc.description.mark | A | cs |
dc.identifier.citation | HRBÁČEK, R. Generátor ladicího nástroje na čipu [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2011. | cs |
dc.identifier.other | 42788 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/55716 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Přístup k plnému textu prostřednictvím internetu byl licenční smlouvou omezen na dobu 5 roku/let | cs |
dc.subject | ladění kódu | cs |
dc.subject | JTAG | cs |
dc.subject | Nexus 5001 | cs |
dc.subject | Lissom | cs |
dc.subject | VHDL | cs |
dc.subject | vestavěný systém | cs |
dc.subject | debugging | en |
dc.subject | JTAG | en |
dc.subject | Nexus 5001 | en |
dc.subject | Lissom | en |
dc.subject | VHDL | en |
dc.subject | embedded system | en |
dc.title | Generátor ladicího nástroje na čipu | cs |
dc.title.alternative | On-Chip Debugger Generator | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2011-06-13 | cs |
dcterms.modified | 2020-05-09-23:42:57 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 42788 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.18 17:50:12 | en |
sync.item.modts | 2025.01.15 12:10:51 | en |
thesis.discipline | Informační technologie | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav informačních systémů | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 1 of 1
Loading...
- Name:
- review_42788.html
- Size:
- 1.43 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_42788.html