Analýza optimalizace digitální části HW USB nabíječky

but.committeedoc. Ing. Petr Bača, Ph.D. (předseda) doc. Ing. Petr Vyroubal, Ph.D. (místopředseda) Ing. Pavel Čudek, Ph.D. (člen) Ing. Antonín Šimek (člen) Ing. Ladislav Chladil, Ph.D. (člen) doc. Ing. Petr Křivík, Ph.D. (člen) prof. Ing. Jan Leuchter, Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi s cíli a řešením závěrečné vysokoškolské práce a zodpověděl otázky a připomínky oponenta a komise. Ozázky komise k obhajobě: -v jaké úrovni (pozici) vystupovala oponentka závěrečné práce během jejího zpracování? -bude se návrh realizovat? -jak dlouho trvá celý proces návrhu čipu až po jeho realizaci? -měl jste nějakou předlohu? Proč je malý obrázek sám na stránce?cs
but.jazykangličtina (English)
but.programMikroelektronika a technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorVyroubal, Petren
dc.contributor.authorDinis, Matejen
dc.contributor.refereeZachariášová, Marcelaen
dc.date.created2025cs
dc.description.abstractTáto práca sa zaoberá návrhom hardvérovej nabíjačky batérií z pôvodného softvérového riešenia. Nabíjačka je navrhnutá ako samostatná jednotka, ktorú možno použiť v aplikácii s procesorom alebo bez neho. Nabíjačka podporuje meranie teploty a štyri teplotné zóny s dvoma hodnotami prúdu pre každú fázu, aby bola v súlade so smernicou JEITA. Teória opisuje konštrukciu a proces nabíjania Li-pol a EDLC a základné stavebné bloky HDL potrebné pre tento návrh a metódy funkčnej a formálnej verifikácie podľa priemyselných noriem. V praxi sa uvádza príklad analógovej časti, ktorú možno použiť a predovšetkým definícia mapy registrov, architektúra na úrovni blokov a stavové diagramy pre automaty. Uvedené sú scenáre, ktoré overujú hlavné funkcie nabíjača. Takisto je uvedený približný odhad plochy na základe výsledku syntézyen
dc.description.abstractThis thesis deals with design of hardware battery charger based on original software solution. The charger is designed as an independent unit that can be used in an application with or without a CPU. Charger supports temperature measurement and four temperature zones with two current values for each phase to be JEITA guideline compliant. The theory describes the construction and charging process of Li-pol and EDLC, and the basic HDL building blocks needed for this design and functional and formal industry standard verification methods. The practice provides example of analog part that can be used, and most importantly, register map definition, block level architecture and state diagrams for automats. Scenarios that verify major charger functions are listed. Also approximate area estimation is presented based on the synthesis result.cs
dc.description.markAcs
dc.identifier.citationDINIS, M. Analýza optimalizace digitální části HW USB nabíječky [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2025.cs
dc.identifier.other168659cs
dc.identifier.urihttp://hdl.handle.net/11012/253121
dc.language.isoencs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectEDLCen
dc.subjectFSMen
dc.subjectHDLen
dc.subjectJEITAen
dc.subjectLINTen
dc.subjectLi-polen
dc.subjectmapa registroven
dc.subjectnabíjanieen
dc.subjectpočítadláen
dc.subjectverifikáciaen
dc.subjectchargingcs
dc.subjectcountercs
dc.subjectEDLCcs
dc.subjectFSMcs
dc.subjectHDLcs
dc.subjectJEITAcs
dc.subjectLINTcs
dc.subjectLi-polcs
dc.subjectregister mapcs
dc.subjectverificationcs
dc.titleAnalýza optimalizace digitální části HW USB nabíječkyen
dc.title.alternativeAnalysis of the optimization of the digital part of the HW USB chargercs
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2025-06-17cs
dcterms.modified2025-06-19-12:56:06cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid168659en
sync.item.dbtypeZPen
sync.item.insts2025.08.26 22:59:14en
sync.item.modts2025.08.26 20:06:50en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav elektrotechnologiecs
thesis.levelBakalářskýcs
thesis.nameBc.cs

Files

Original bundle

Now showing 1 - 5 of 7
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
4.21 MB
Format:
Adobe Portable Document Format
Description:
file final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
27.32 KB
Format:
Unknown data format
Description:
file appendix-1.zip
Loading...
Thumbnail Image
Name:
appendix-2.pdf
Size:
278.9 KB
Format:
Adobe Portable Document Format
Description:
file appendix-2.pdf
Loading...
Thumbnail Image
Name:
appendix-3.pdf
Size:
131.36 KB
Format:
Adobe Portable Document Format
Description:
file appendix-3.pdf
Loading...
Thumbnail Image
Name:
appendix-4.pdf
Size:
83.5 KB
Format:
Adobe Portable Document Format
Description:
file appendix-4.pdf

Collections