Vliv rozlišení MDAC na bloky řetězového převodníku AD
Loading...
Date
Authors
ORCID
Advisor
Referee
Mark
A
Journal Title
Journal ISSN
Volume Title
Publisher
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
Abstract
Práce se zabývá vlivem MDAC na ostatní bloky řetězového převodníku. MDAC je realizováno v rozlišení 1,5 a 2,5 bitu technikou spínaných kapacitorů (SC) v technologii CMOS 0,7 m. MDAC jsou analyzovány a porovnány.
This work deals with the influence of MDAC (multiplying DAC) resolution on basic blocks of pipelined AD converter. The MDAC was designed with 1,5 and 2,5 bits resolution structure using switched capacitor technique (SC) utilizing CMOS 0,7 m technology. Basic stages of this pipelined ADC are analyzed and compared.
This work deals with the influence of MDAC (multiplying DAC) resolution on basic blocks of pipelined AD converter. The MDAC was designed with 1,5 and 2,5 bits resolution structure using switched capacitor technique (SC) utilizing CMOS 0,7 m technology. Basic stages of this pipelined ADC are analyzed and compared.
Description
Citation
KLEDROWETZ, V. Vliv rozlišení MDAC na bloky řetězového převodníku AD [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2009.
Document type
Document version
Date of access to the full text
Language of document
cs
Study field
Mikroelektronika
Comittee
prof. Ing. Jaromír Brzobohatý, CSc. (předseda)
doc. Ing. Jiří Háze, Ph.D. (místopředseda)
Ing. Ondřej Sajdl, Ph.D. (člen)
doc. Ing. Antonín Rek, CSc. (člen)
Ing. Jiří Špinka (člen)
Date of acceptance
2009-06-08
Defence
V práci zmiňujete INL a DNL. Jaký je efektivní počet bitů Vámi navrženého převodníku?
Proč nemáte v práci uvedené hodnoty dosažených dynamických parametrů?
Result of defence
práce byla úspěšně obhájena
Document licence
Standardní licenční smlouva - přístup k plnému textu bez omezení