Přenosy rastrových dat v FPGA
but.committee | doc. Ing. Zdeněk Kotásek, CSc. (předseda) doc. Ing. Vladimír Drábek, CSc. (místopředseda) doc. RNDr. Elena Gramatová, CSc. (člen) doc. Ing. Vladimír Janoušek, Ph.D. (člen) doc. Ing. Tomáš Martínek, Ph.D. (člen) doc. Ing. Petr Matoušek, Ph.D., M.A. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm " A ". Otázky u obhajoby: Práce se zabývá přenosem dat z FPGA čipu do hlavní paměti počítače po sběrnici PCI Express; je nějaká alternativa k tomuto přístupu (např. USB 2.0, USB 3.0)? Pro práci jste si vybral FPGA XC6SLX45T (kit SP605). Jak obtížné je přenést Vámi vytvořený systém na jiné FPGA (kit), případně jaké musí mít FGPA vlastnosti, aby váš systém pracoval korektně? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Zemčík, Pavel | cs |
dc.contributor.author | Musil, Martin | cs |
dc.contributor.referee | Kadlček, Filip | cs |
dc.date.created | 2012 | cs |
dc.description.abstract | Tato práce se zabývá návrhem a realizací vysokorychlostních komunikačních rozhraní na čipu FPGA a jejich využítím pro zpracování a přenos rastrových dat. V implementační části bylo vytvořeno koncové zařízení PCI Express, které zajišťuje přenos dat mezi čipem PFGA a RAM pamětí počítače. Jako zdroj obrazových dat pro zpracování byla k FPGA připojena videokamera Unicam M621 s rozhraním Ethernet. Projekt byl realizován na vývojovém kitu Xilinx SP605. Využití obou rozhraní bylo demonstrováno na aplikaci detekce hran pomocí Sobelova operátoru. V rámci práce byl vytvořen ovladač PCI Express zařízení pro operační systém Linux a jednoduché aplikační rozhraní v jazyce C. | cs |
dc.description.abstract | This work deals with the design and implementation of high-speed communication interfaces into FPGA chip and their utilizing for image transmission and processing. In the implementation part has been created PCI Express endpoint device, which provides data transfers between the FPGA chip and computer RAM memory. As a source of image data for further processing was connected the Unicam M621 camera throught the Ethernet interface to FPGA chip. The project was implemented on the Xilinx SP605 development board. Using both of the the interfaces were demonstrated on the application of edge detection using Sobel operator. The PCI Express endpoint device driver for the Linux operating system and a simple application interface in C language was also created within this project. | en |
dc.description.mark | A | cs |
dc.identifier.citation | MUSIL, M. Přenosy rastrových dat v FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2012. | cs |
dc.identifier.other | 78699 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/53650 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | FPGA | cs |
dc.subject | VHDL | cs |
dc.subject | PCI Express | cs |
dc.subject | přenos dat | cs |
dc.subject | ovladač zařízení | cs |
dc.subject | Ethernet | cs |
dc.subject | detekce hran | cs |
dc.subject | Sobelův operátor | cs |
dc.subject | Xilinx SP605 | cs |
dc.subject | Unicam M621 | cs |
dc.subject | FPGA | en |
dc.subject | VHDL | en |
dc.subject | PCI Express | en |
dc.subject | data transfer | en |
dc.subject | device driver | en |
dc.subject | Ethernet | en |
dc.subject | edge detection | en |
dc.subject | Sobel operator | en |
dc.subject | Xilinx SP605 | en |
dc.subject | Unicam M621 | en |
dc.title | Přenosy rastrových dat v FPGA | cs |
dc.title.alternative | Raster Image Data Transfers in FPGA | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2012-06-18 | cs |
dcterms.modified | 2020-05-09-23:42:55 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 78699 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 15:12:10 | en |
sync.item.modts | 2025.01.17 10:22:21 | en |
thesis.discipline | Počítačové a vestavěné systémy | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačové grafiky a multimédií | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |