Hardwarová akcelerace extrakce položek z hlaviček paketů

but.committeeprof. Ing. Miroslav Švéda, CSc. (předseda) doc. Dr. Ing. Dušan Kolář (místopředseda) prof. Ing. Adam Herout, Ph.D. (člen) Doc. Věra Rozinajová, Ph.D. (člen) prof. Ing. Jiří Šafařík, CSc. (člen) prof. Ing. Tomáš Vojnar, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm A. Otázky u obhajoby: Mohl byste říct, kde se objevuje v navržené architektuře kritická cesta ovlivňující maximální frekvenci a jestli je možné ji eliminovat s cílem zvýšit maximální frekvenci? V práci píšete, že bylo navržené řešení ověřeno v hardware jako součást sondy FlowMon. Jakým způsobem bylo provedeno testování a do jaké míry bylo výsledné řešení stabilní?cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKořenek, Jancs
dc.contributor.authorPolčák, Liborcs
dc.contributor.refereeMartínek, Tomášcs
dc.date.created2010cs
dc.description.abstractVětšina síťových zařízení pro svou činnost potřebuje získávat položky z hlaviček různých protokolů obsažených v přijatých paketech. Tato práce se zabývá návrhem efektivní jednotky umožňující analýzu hlaviček a extrakci dat v závislosti na požadavcích konkrétní aplikace. Speciální důraz je kladen na možnost zpracování protokolů druhé, třetí a čtvrté síťové vrstvy včetně tunelování paketů. Podporované protokoly je možné volit na základě specifických požadavků různých aplikací. Pro analýzu dat je využíván model založený na pravé lineární gramatice transformované na konečný automat. Technologie FPGA umožňuje skloubení konfigurovatelnosti softwaru s rychlostí hardwarového zpracování nutného pro vysokorychlostní sítě. Implementovanou jednotku je možné využít i pro sítě s rychlostí 40 Gb/s. Extrahované položky je možné vybírat i za běhu jednotky.cs
dc.description.abstractMost network devices need to obtain specific packet header fields belonging to different network protocol headers for correct functionality. This work aims to create an efficient unit capable of application-specific packet header analysis and data extraction. The proposed unit deals with protocols used on L2, L3, and L4 layers of ISO/OSI model including tunneled protocols; it is possible to specify protocols which are to be supported. Data analysis is based on right linear grammar transformed to finite automaton. Hardware acceleration has to be exploited in order to achieve data processing of all traffic exchanged over high-speed networks. Using FPGA technology it is possible to achieve both fast and configurable data processing. The designed unit is able to process data on up to 40 Gbps networks. On-the-fly configuration of extracted header fields is supported.en
dc.description.markAcs
dc.identifier.citationPOLČÁK, L. Hardwarová akcelerace extrakce položek z hlaviček paketů [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2010.cs
dc.identifier.other34872cs
dc.identifier.urihttp://hdl.handle.net/11012/54376
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectSíťcs
dc.subjectanalýza paketůcs
dc.subjectextrakce položekcs
dc.subjectFPGA.cs
dc.subjectNetworken
dc.subjectpacket analysisen
dc.subjectheader field extractionen
dc.subjectFPGA.en
dc.titleHardwarová akcelerace extrakce položek z hlaviček paketůcs
dc.title.alternativeHardware Acceleration of Header Field Extractionen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2010-06-23cs
dcterms.modified2020-05-09-23:42:07cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid34872en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 14:49:34en
sync.item.modts2025.01.17 10:49:44en
thesis.disciplineInformační systémycs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
797.26 KB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_34872.html
Size:
1.45 KB
Format:
Hypertext Markup Language
Description:
file review_34872.html
Collections