Frekvenční syntezátor pro mikrovlnné komunikační systémy

but.committeeprof. Dr. Ing. Zdeněk Kolka (předseda) doc. Ing. Martin Slanina, Ph.D. (místopředseda) doc. Ing. Tomáš Götthans, Ph.D. (člen) Ing. Peter Barcík, Ph.D. (člen) Ing. Filip Záplata, Ph.D. (člen)cs
but.defenceStudent prezentuje výsledky své diplomové práce. Odpovedá na otázky oponenta a na dotazy komise. Ing. Záplata : Proč ste použil substrát s tloušťkou 0.8mm? Student odpovída, že kvůli tloustke mikropáskového vedenia.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKasal, Miroslavcs
dc.contributor.authorKlapil, Filipcs
dc.contributor.refereeVondra, Vlastimilcs
dc.date.created2020cs
dc.description.abstractCílem diplomové práce je návrh řešení frekvenčního syntezátoru pro mikrovlnné komunikační systémy. Konkrétně se práce zabývá návrhem kmitočtového syntezátoru se smyčkou fázového závěsu. Na začátku práce je vysvětlen princip a uvedeny základní vlastnosti této metody generování signálu. Následuje krátké pojednání o parametrech syntezátorů a co je při návrhu může ovlivňovat. Další částí práce je rozbor obvodu kmitočtového syntezátoru se smyčkou fázového závěsu MAX2871, na který je navázán návrh realizace zapojení modulu kmitočtového syntezátoru. Poslední část práce je věnována praktické realizaci, ověření funkce, měření dosažených parametrů a jejich zhodnocení.cs
dc.description.abstractThe main aim of the thesis is to develop a solution of a frequency synthesizer for a microwave communication systems. Specifically, it suggests a design for frequency synthesizer with phase-locked loop. At beginning of the thesis the principle and basic properties of this method of signal generation are explained. Then it is followed by a brief discussion of the parameters of synthesizers and their influence on design. Another part of the work is the analysis of circuit the frequency synthesizer with the phase-locked loop MAX2871, which is followed by a proposal for the design of the frequency synthesizer module hardware. The last part of the work deals with practical implementation, verification of function and measurement of achieved parameters and their evaluation.en
dc.description.markAcs
dc.identifier.citationKLAPIL, F. Frekvenční syntezátor pro mikrovlnné komunikační systémy [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2020.cs
dc.identifier.other126133cs
dc.identifier.urihttp://hdl.handle.net/11012/189303
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectPLLcs
dc.subjectPLOcs
dc.subjectkmitočtový syntezátorcs
dc.subjectfrekvenční syntezátorcs
dc.subjectfázový závěscs
dc.subjectceločíselnýcs
dc.subjectneceločíselnýcs
dc.subjectmikrovlnycs
dc.subjectfrekvenční generátorcs
dc.subjectVCOcs
dc.subjectPFDcs
dc.subjectfázový šumcs
dc.subjectnásobič kmitočtucs
dc.subjectzdvojovač kmitočtucs
dc.subjectdělič kmitočtucs
dc.subjectfiltr smyčkycs
dc.subjectMAX2871cs
dc.subjectXX1002cs
dc.subjectPLLen
dc.subjectPLOen
dc.subjectfrequency synthesizeren
dc.subjectphase-locked loopen
dc.subjectintegeren
dc.subjectfractionalen
dc.subjectmicrowaveen
dc.subjectfrequency generatoren
dc.subjectVCOen
dc.subjectPFDen
dc.subjectphase noiseen
dc.subjectfrequency multiplieren
dc.subjectfrequency doubleren
dc.subjectfrequency divideren
dc.subjectloop filteren
dc.subjectMAX2871en
dc.subjectXX1002.en
dc.titleFrekvenční syntezátor pro mikrovlnné komunikační systémycs
dc.title.alternativeFrequency synthesizer for microwave communication systemsen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2020-06-17cs
dcterms.modified2020-06-17-15:10:48cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid126133en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 14:24:31en
sync.item.modts2025.01.15 16:11:25en
thesis.disciplineElektronika a sdělovací technikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav radioelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
3.65 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
10.71 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-posudek_Vondra.pdf
Size:
72.21 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-posudek_Vondra.pdf
Loading...
Thumbnail Image
Name:
review_126133.html
Size:
3.19 KB
Format:
Hypertext Markup Language
Description:
file review_126133.html
Collections