Detekce anomálií běhu RTOS aplikace
but.committee | prof. Ing. Pavel Jura, CSc. (předseda) prof. Ing. Jaroslav ČECHÁK, Ph.D. (člen) pplk. doc. Ing. Michal DUB, Ph.D. (člen) doc. Ing. Štěpán OŽANA, Ph.D. (člen) prof. Ing. Rudolf JALOVECKÝ, CSc. - oponent (člen) doc. Ing. Petr BLECHA, Ph.D. - oponent (člen) | cs |
but.defence | Práce je zaměřena na diagnostiku chyb při běhu operačního systému reálného času. Na základě analýz vytvořil návrh kontrolního běhu SW aplikace pro vymezený kontext architektury a následně ho implementoval do HW kontrolního modulu. Za drobný nedostatek lze považovat neúplné odkazy na citované normy. Doktorand prezentoval cíle své disertace a výsledky, kterých dosáhl. Odpověděl vyčerpávajícím způsobem na všechny dotazy komise. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika a komunikační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Bradáč, Zdeněk | cs |
dc.contributor.author | Arm, Jakub | cs |
dc.contributor.referee | Jalovecký, Rudolf | cs |
dc.contributor.referee | Blecha, Petr | cs |
dc.date.created | 2020 | cs |
dc.description.abstract | S vyššími požadavky na výpočetní výkon a bezpečnost (resp. funkční bezpečnost) zařízenív průmyslové doméně jsou vestavné systémy spolu s operačními systémy reálného času stálepředmětem výzkumu. Tato práce se zabývá kontrolním subsystémem běhu softwarovéhovybavení založeným na modelu aplikace, který zlepšuje diagnostické pokrytí chyb zejménaanomálií vykonávání RTOS. Po specifikaci architektury tohoto subsystému následujeformální definice modelu a jeho implementace do hardware, resp. FPGA. Práce popisujei další možné směry výzkumu a také přináší nové pohledy na rozebíranou problematiku,např. kombinaci s návrhovými vzory. Nedílnou součástí je i ověření funkčnosti navrhnutéhomodulu pomocí simulace na testovacích scénářích, které vychází ze změřeného záznamuudálostí reálné aplikace. Z výsledků vyplývá, že vyvinutý modul dosahuje řádově nižšíhočasu detekce než standardní watchdog. | cs |
dc.description.abstract | Due to higher requirements of computational power and safety, or functional safety ofequipments intended for the use in the industrial domain, embedded systems containing areal-time operating system are still the active area of research. This thesis addresses thehardware-assisted control module that is based on the runtime model-based verificationof a target application. This subsystem is intended to increase the diagnostic coverage,particularly, the detection of the execution errors. After the specification of the architecture,the formal model is defined and implemented into hardware using FPGA technology.This thesis also discuss some other aspects and embodies new approaches in the area ofembedded flow control, e.g. the integration of the design patterns. Using the simulation,the created module was tested using the created scenarios, which follow the real programexecution record. The results suggest that the error detection time is lower than usingstandard techniques, such a watchdog. | en |
dc.description.mark | P | cs |
dc.identifier.citation | ARM, J. Detekce anomálií běhu RTOS aplikace [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2020. | cs |
dc.identifier.other | 129354 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/195785 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Detekce anomálií | cs |
dc.subject | Funkční bezpečnost | cs |
dc.subject | Petriho síť | cs |
dc.subject | operační systém reálného času | cs |
dc.subject | kontrolaběhu programu | cs |
dc.subject | návrhový vzor | cs |
dc.subject | FPGA | cs |
dc.subject | Anomaly detection | en |
dc.subject | Functional safety | en |
dc.subject | Petri net | en |
dc.subject | RTOS | en |
dc.subject | program flow control | en |
dc.subject | designpattern | en |
dc.subject | FPGA | en |
dc.title | Detekce anomálií běhu RTOS aplikace | cs |
dc.title.alternative | Detecting RTOS Runtime Anomalies | en |
dc.type | Text | cs |
dc.type.driver | doctoralThesis | en |
dc.type.evskp | dizertační práce | cs |
dcterms.dateAccepted | 2020-12-11 | cs |
dcterms.modified | 2020-12-14-06:38:12 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 129354 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.27 12:10:05 | en |
sync.item.modts | 2025.01.15 11:33:53 | en |
thesis.discipline | Kybernetika, automatizace a měření | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí techniky | cs |
thesis.level | Doktorský | cs |
thesis.name | Ph.D. | cs |
Files
Original bundle
1 - 5 of 5
Loading...
- Name:
- final-thesis.pdf
- Size:
- 6.42 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- thesis-1.pdf
- Size:
- 926.02 KB
- Format:
- Adobe Portable Document Format
- Description:
- thesis-1.pdf
Loading...
- Name:
- Posudek-Oponent prace-Posudek oponenta prof. Jalovecky_disertace Ing. Arm.pdf
- Size:
- 816.06 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Oponent prace-Posudek oponenta prof. Jalovecky_disertace Ing. Arm.pdf
Loading...
- Name:
- Posudek-Oponent prace-Posudek oponenta doc. Blecha_disertace Ing. Arm.pdf
- Size:
- 347.71 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Oponent prace-Posudek oponenta doc. Blecha_disertace Ing. Arm.pdf
Loading...
- Name:
- review_129354.html
- Size:
- 4.13 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_129354.html