Grafický kontrolér pro obvody FPGA

but.committeedoc. Ing. Jiří Háze, Ph.D. (předseda) doc. Ing. Jiří Jakovenko, Ph.D. (místopředseda) prof. Ing. Jaroslav Boušek, CSc. (člen) Ing. Břetislav Mikel, Ph.D. (člen) doc. Ing. Jan Pekárek, Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi s cílem a řešením své diplomové práce a zodpověděl otázky a připomínky oponenta. Dále student zodpověděl doplňující otázky: Proč jste nepoužil rezistorovou síť pro verifikaci? Jakým způsobem by bylo možné zvýšit rozlišení? Existují nějaké komerční grafické kontroléry pro obvody FPGA (dělal jste rešerši)?cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorPristach, Mariáncs
dc.contributor.authorRolko, Marošcs
dc.contributor.refereeBohrn, Marekcs
dc.date.created2014cs
dc.description.abstractTáto diplomová práca sa zaoberá návrhom 2D grafického kontroléra pre obvody FPGA. Skladá sa z dvoch častí. V prvej fáze sa venuje rozboru 2D akcelerácie a rozhrania operačného systému Linux pre komunikáciu so zobrazovacími zariadeniami. Druhá časť obsahuje samotný návrh grafického kontroléra a jeho funkčnú implementáciu. Súčasťou práce je popis jednotlivých komponentov z ktorých sa kontrolér skladá a vyhodnotenie parametrov výslednej implementácie. Pre testovanie na konkrétom FPGA obvode je vytvorené testovacie zapojenie, pridávajúce podporu pre použité periférie a vytváranie testovacích dát.cs
dc.description.abstractThis diploma thesis is about design of a 2D graphics controller for FPGA circuits. It consists of two parts. In the first phase, it analyses 2D acceleration and interface for communication with display devices of the operation system Linux. The second part contains design of graphics controller itself and its implementation. Part of the thesis is description of components that the controller consists of and evaluation of resultant implementation. For testing purposes on selected FPGA circuit, test modules adding support for used peripherals and test data generation are created.en
dc.description.markBcs
dc.identifier.citationROLKO, M. Grafický kontrolér pro obvody FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014.cs
dc.identifier.other74369cs
dc.identifier.urihttp://hdl.handle.net/11012/32088
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectVHDLcs
dc.subjectFPGAcs
dc.subjectgrafický kontrolércs
dc.subjectLinuxcs
dc.subject2D akceleráciacs
dc.subjectVGAcs
dc.subjectVHDLen
dc.subjectFPGAen
dc.subjectgraphics controlleren
dc.subjectLinuxen
dc.subject2D accelerationen
dc.subjectVGAen
dc.titleGrafický kontrolér pro obvody FPGAcs
dc.title.alternativeGraphics controller for FPGAen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2014-06-10cs
dcterms.modified2024-05-17-12:51:49cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid74369en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:14:00en
sync.item.modts2025.01.17 09:37:35en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.92 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
192.91 KB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_74369.html
Size:
6.3 KB
Format:
Hypertext Markup Language
Description:
file review_74369.html
Collections