HW/SW Codesign for the Xilinx Zynq Platform

but.committeeprof. Ing. Václav Dvořák, DrSc. (předseda) doc. Ing. Zdeněk Kotásek, CSc. (místopředseda) doc. Ing. Jan Kořenek, Ph.D. (člen) Ing. Zbyněk Křivka, Ph.D. (člen) doc. Ing. Ondřej Ryšavý, Ph.D. (člen) prof. Ing. Karel Vlček, CSc. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázku oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm " A ". Otázky u obhajoby: Jaká je maximální dosažitelná frekvence pro celý RSoC Bridge?cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKorček, Pavolcs
dc.contributor.authorViktorin, Jancs
dc.contributor.refereeKošař, Vlastimilcs
dc.date.available2014-06-19cs
dc.date.created2013cs
dc.description.abstractTato práce se zabývá možnostmi pro HW/SW codesign na platformě Xilinx Zynq. Na základě studia rozhraní mezi částmi Processing System (ARM Cortex-A9 MPCore) a Programmable Logic (FPGA) je navržen abstraktní a univerzální přístup k vývoji aplikací, které jsou akcelerovány v programovatelném hardwaru na tomto čipu a běží nad operačním systémem Linux. V praktické části je pro tyto účely navržen framework určený pro Zynq, ale také pro jiné obdobné platformy. Žádný takový framework není v současné době k dispozici.cs
dc.description.abstractThis work describes a novel approach of HW/SW codesign on the Xilinx Zynq and similar platforms. It deals with interconnections between the Processing System (ARM Cortex-A9 MPCore) and the Programmable Logic (FPGA) to find an abstract and universal way to develop applications that are partially offloaded into the programmable hardware and that run in the Linux operating system. For that purpose a framework for HW/SW codesign on the Zynq and similar platforms is designed. No such framework is currently available.en
dc.description.markAcs
dc.identifier.citationVIKTORIN, J. HW/SW Codesign for the Xilinx Zynq Platform [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2013.cs
dc.identifier.other79229cs
dc.identifier.urihttp://hdl.handle.net/11012/53470
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsPřístup k plnému textu prostřednictvím internetu byl licenční smlouvou omezen na dobu 1 roku/letcs
dc.subjectZynqcs
dc.subjectLinuxcs
dc.subjectFPGAcs
dc.subjectAXIcs
dc.subjectSoCcs
dc.subjectHW/SW Codesigncs
dc.subjectZynqen
dc.subjectLinuxen
dc.subjectFPGAen
dc.subjectAXIen
dc.subjectSoCen
dc.subjectHW/SW Codesignen
dc.titleHW/SW Codesign for the Xilinx Zynq Platformcs
dc.title.alternativeHW/SW Codesign for the Xilinx Zynq Platformen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2013-06-19cs
dcterms.modified2020-05-10-16:11:06cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid79229en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 15:15:09en
sync.item.modts2025.01.15 19:05:27en
thesis.disciplinePočítačové a vestavěné systémycs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
review_79229.html
Size:
1.44 KB
Format:
Hypertext Markup Language
Description:
file review_79229.html
Collections