HW/SW Codesign for the Xilinx Zynq Platform
but.committee | prof. Ing. Václav Dvořák, DrSc. (předseda) doc. Ing. Zdeněk Kotásek, CSc. (místopředseda) doc. Ing. Jan Kořenek, Ph.D. (člen) Ing. Zbyněk Křivka, Ph.D. (člen) doc. Ing. Ondřej Ryšavý, Ph.D. (člen) prof. Ing. Karel Vlček, CSc. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázku oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm " A ". Otázky u obhajoby: Jaká je maximální dosažitelná frekvence pro celý RSoC Bridge? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Korček, Pavol | cs |
dc.contributor.author | Viktorin, Jan | cs |
dc.contributor.referee | Košař, Vlastimil | cs |
dc.date.available | 2014-06-19 | cs |
dc.date.created | 2013 | cs |
dc.description.abstract | Tato práce se zabývá možnostmi pro HW/SW codesign na platformě Xilinx Zynq. Na základě studia rozhraní mezi částmi Processing System (ARM Cortex-A9 MPCore) a Programmable Logic (FPGA) je navržen abstraktní a univerzální přístup k vývoji aplikací, které jsou akcelerovány v programovatelném hardwaru na tomto čipu a běží nad operačním systémem Linux. V praktické části je pro tyto účely navržen framework určený pro Zynq, ale také pro jiné obdobné platformy. Žádný takový framework není v současné době k dispozici. | cs |
dc.description.abstract | This work describes a novel approach of HW/SW codesign on the Xilinx Zynq and similar platforms. It deals with interconnections between the Processing System (ARM Cortex-A9 MPCore) and the Programmable Logic (FPGA) to find an abstract and universal way to develop applications that are partially offloaded into the programmable hardware and that run in the Linux operating system. For that purpose a framework for HW/SW codesign on the Zynq and similar platforms is designed. No such framework is currently available. | en |
dc.description.mark | A | cs |
dc.identifier.citation | VIKTORIN, J. HW/SW Codesign for the Xilinx Zynq Platform [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2013. | cs |
dc.identifier.other | 79229 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/53470 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Přístup k plnému textu prostřednictvím internetu byl licenční smlouvou omezen na dobu 1 roku/let | cs |
dc.subject | Zynq | cs |
dc.subject | Linux | cs |
dc.subject | FPGA | cs |
dc.subject | AXI | cs |
dc.subject | SoC | cs |
dc.subject | HW/SW Codesign | cs |
dc.subject | Zynq | en |
dc.subject | Linux | en |
dc.subject | FPGA | en |
dc.subject | AXI | en |
dc.subject | SoC | en |
dc.subject | HW/SW Codesign | en |
dc.title | HW/SW Codesign for the Xilinx Zynq Platform | cs |
dc.title.alternative | HW/SW Codesign for the Xilinx Zynq Platform | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2013-06-19 | cs |
dcterms.modified | 2020-05-10-16:11:06 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 79229 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 15:15:09 | en |
sync.item.modts | 2025.01.15 19:05:27 | en |
thesis.discipline | Počítačové a vestavěné systémy | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémů | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 1 of 1
Loading...
- Name:
- review_79229.html
- Size:
- 1.44 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_79229.html