Jednofázový pulzní měnič DC/AC s digitálním řízením
but.committee | prof. Ing. Jiří Skalický, CSc. (předseda) doc. Ing. Pavel Vorel, Ph.D. (místopředseda) Ing. Petr Huták, Ph.D. (člen) Ing. Vlastimil Chrápavý (člen) doc. Ing. Bohumil Klíma, Ph.D. (člen) doc. Ing. Josef Lapčík, CSc. (člen) | cs |
but.defence | Práce má velmi dobrou úroveň. Připomínky oponenta i komise byly prodiskutovány. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Minárik, Vladimír | cs |
dc.contributor.author | Štaffa, Jan | cs |
dc.contributor.referee | Pazdera, Ivo | cs |
dc.date.accessioned | 2019-04-03T22:11:05Z | |
dc.date.available | 2019-04-03T22:11:05Z | |
dc.date.created | 2009 | cs |
dc.description.abstract | Tato práce se zabývá jednofázovými pulzními měniči DC/AC, které slouží k přeměně stejnosměrného napětí na napětí střídavé a jsou v současnosti využívány zejména v systémech záložních zdrojů. Konkrétním záměrem práce, je realizace silové části jednofázového DC/AC měniče, včetně návrhu řídícího algoritmu. Je zde uvedeno kompletní řešení silového obvodu měniče. Dále je blíže rozebrána problematika digitálního řízení měniče pomocí signálových procesorů, který je využit při návrhu regulační struktury. Ověření správnosti návrhu a odladění řídícího algoritmu je provedeno formou simulace v programovém prostředí MATLAB Simulink. Odladěný algoritmus je následně implementován do signálového mikroprocesoru. Závěr práce hodnotí funkčnost měniče a navrženého řídícího algoritmu. | cs |
dc.description.abstract | This work is focused on single phase inverters, which are used for the conversion of the direct current to the alternating current and are nowdays used especially in systems of back-up power supply. The specific aim of this work is implementation of design hight power circuit of inverter include calculation of control algorithm. It describes the complete solution of power circuit. Next step is a analysis of problems concerning the digital control with help of signal processor which is used for solution of regulator structure. Check of the design and checkout of control algorithm is made in the form of simulation in the MATLAB Simulink. Debugged program algorithm is subsequently implemented into the signal microprocessor. The work results rate estimation functionality of inverter and solution of control algorithm. | en |
dc.description.mark | A | cs |
dc.identifier.citation | ŠTAFFA, J. Jednofázový pulzní měnič DC/AC s digitálním řízením [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2009. | cs |
dc.identifier.other | 18374 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/9756 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Jednofázový DC/AC měnič | cs |
dc.subject | Čtyřkvadrantový pulzní měnič | cs |
dc.subject | Návrh LC filtru | cs |
dc.subject | Diskrétní PS regulátor | cs |
dc.subject | Algoritmus řízení měniče | cs |
dc.subject | Kaskádní regulace | cs |
dc.subject | Řízení pomocí signálového procesoru | cs |
dc.subject | Výpočet ztrát MOS-FET | cs |
dc.subject | Výpočet chladiče | cs |
dc.subject | Single-phase DC/AC inverter | en |
dc.subject | H-bridge inverter circuit | en |
dc.subject | Low-pass filter | en |
dc.subject | Cooling solution | en |
dc.subject | MOS-FET power losses | en |
dc.subject | PS regulator | en |
dc.subject | Control algorithm for inverter | en |
dc.subject | Cascade control | en |
dc.subject | Control loop with DSP | en |
dc.title | Jednofázový pulzní měnič DC/AC s digitálním řízením | cs |
dc.title.alternative | DC/AC inverter with digital control | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2009-06-08 | cs |
dcterms.modified | 2009-07-07-11:45:22 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 18374 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2021.11.12 09:05:46 | en |
sync.item.modts | 2021.11.12 08:32:16 | en |
thesis.discipline | Silnoproudá elektrotechnika a výkonová elektronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav výkonové elektrotechniky a elektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |