Modulární RGB LED displej s rozhraním Ethernet
but.committee | prof. Ing. Václav Hlaváč, CSc. (předseda) prof. Ing. Petr Vavřín, DrSc. (místopředseda) doc. Ing. Petr Beneš, Ph.D. (člen) doc. Ing. Petr Fiedler, Ph.D. (člen) Ing. Tomáš Macho, Ph.D. (člen) | cs |
but.defence | Student obhájil diplomovou práci s výhradami. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Bradáč, Zdeněk | cs |
dc.contributor.author | Zemánek, Petr | cs |
dc.contributor.referee | Kaczmarczyk, Václav | cs |
dc.date.created | 2014 | cs |
dc.description.abstract | V této práci je navrženo schéma zapojení a DSP modulárního RGB LED displeje s rozhraním Ethernet. Nejprve je popsán RGB barevný model, vlastnosti RGB LED displejů, způsoby jejich ovládání. Následuje stručný popis rozhraní Ethernet, protokolů UDP a TCP a lwIP TCP/IP stack. Další část se zabývá popisem architektur mikrokontrolérů ARM Cortex-M3 a Cortex-M4. Následuje samotný návrh hardware zařízení včetně návrhu DPS. Celé zařízení je navrženo tak, aby se jednotlivé moduly daly skládat k sobě a vytvářely tak větší displej. Modulární RGB LED displej obsahuje matici RGB LED diod, na které budou zobrazovány data posílaná přes rozhraní Ethernet. Rozlišení displeje je 32 × 32, tedy 1024 diod. Obnovovací frekvenci je 100 Hz, barevná hloubka High color (16 bitů) a řádkování 1/16 (dva řádky jsou ovládány současně). Další část popisuje firmware pro RGB LED displej, všechny jeho logické části i webovou stránku. Součástí programového vybavení je PC aplikace, která umožňuje posílání obrázků pomocí protokolu UDP do jednotlivých modulů. | cs |
dc.description.abstract | This thesis deals with an electronic circuit and a PCB of a modular RGB LED display with the Ehernet interface. Firstly, author describes a RGB colour model, features of RGB LED displays, ways of control them. The next chapter contains a short description of the Ethernet interface, UDP and TCP protocols and a lwIP TCP/IP stack. The last theoretical chapter is an introduction to ARM Cortex-M3 and Cortex-M4 based microcontrollers. The next chaper is deals with a hardware design of the modular RGB LED display. The device is designed to be modular. Individual devices can be combosed together and create a larger display. Data from the Ethernet interface will be displayed on the RGB LED matrix, resolution of the matrix is 32 × 32 (1024 diodes). A refresh frequency is 100 Hz, a color depth is High color (16 bits) and a scanning 1/16 (two rows is driven at the same time). The next chapter describes the firmware for the RGB LED display, all its logical parts including a web page. Author also created the PC application, which sends pictures using UDP protocol to individual modules. | en |
dc.description.mark | C | cs |
dc.identifier.citation | ZEMÁNEK, P. Modulární RGB LED displej s rozhraním Ethernet [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014. | cs |
dc.identifier.other | 73680 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/31301 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | RGB barevný model | cs |
dc.subject | RGB LED displej | cs |
dc.subject | LED budiče | cs |
dc.subject | Ethernet | cs |
dc.subject | UDP protokol | cs |
dc.subject | TCP/IP stack | cs |
dc.subject | lwIP | cs |
dc.subject | ARM Cortex-M3 | cs |
dc.subject | ARM Cortex-M4 | cs |
dc.subject | RGB colour model | en |
dc.subject | RGB LED display | en |
dc.subject | LED drivers | en |
dc.subject | Ethernet | en |
dc.subject | UDP protocol | en |
dc.subject | TCP/IP stack | en |
dc.subject | lwIP | en |
dc.subject | ARM Cortex-M3 | en |
dc.subject | ARM Cortex-M4 | en |
dc.title | Modulární RGB LED displej s rozhraním Ethernet | cs |
dc.title.alternative | Modular RGB LED display with Ethernet | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2014-06-11 | cs |
dcterms.modified | 2014-06-13-12:06:43 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 73680 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:11:39 | en |
sync.item.modts | 2025.01.15 15:35:34 | en |
thesis.discipline | Kybernetika, automatizace a měření | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí techniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 2.94 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_73680.html
- Size:
- 6.7 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_73680.html