Implementace mikroprocesoru AVR do obvodu FPGA

but.committeeprof. Ing. Vladislav Musil, CSc. (předseda) doc. Ing. Ivan Szendiuch, CSc. (místopředseda) Ing. Radim Šneidr (člen) doc. Ing. Vilém Kledrowetz, Ph.D. (člen) Ing. Jiří Špinka (člen)cs
but.defenceStudent seznámil státní zkušební komisi s cílem a řešením své bakalářské práce a zodpověděl otázky a připomínky oponenta. Otázky k diskuzi: K čemu se dá použít Vaše řešení? (zodpovězeno)...cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorPristach, Mariáncs
dc.contributor.authorHájek, Radekcs
dc.contributor.refereeDvořák, Vojtěchcs
dc.date.created2014cs
dc.description.abstractBakalářská práce se zabývá implementací jádra procesoru Atmel AVR do programovatelného hradlového pole FPGA v jazyce VHDL. Shrnuje základní architekturu procesoru a způsoby adresování v něm. V rámci práce bylo navrženo vlastní jádro procesoru včetně několika periferií tak, aby co nejvíce odpovídalo architektuře a instrukční sadě procesoru ATtiny26. Vytvořený VHDL popis byl verifikován a funkčně testován.cs
dc.description.abstractThis bachelor‘s thesis deals with FPGA implementation of Atmel AVR core described using VHDL language. Basic architecture concepts and processor addressing modes are summarized in this thesis. The core including several peripherals was designed to be compatible with ATtiny26 architecture and instruction set. The microprocessor was described in VHDL and verified in several types of tests.en
dc.description.markAcs
dc.identifier.citationHÁJEK, R. Implementace mikroprocesoru AVR do obvodu FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014.cs
dc.identifier.other74190cs
dc.identifier.urihttp://hdl.handle.net/11012/33997
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectProcesorcs
dc.subjectjádrocs
dc.subjectarchitekturacs
dc.subjectAVRcs
dc.subjectFPGAcs
dc.subjectVHDLcs
dc.subjectProcessoren
dc.subjectcoreen
dc.subjectarchitectureen
dc.subjectAVRen
dc.subjectFPGAen
dc.subjectVHDLen
dc.titleImplementace mikroprocesoru AVR do obvodu FPGAcs
dc.title.alternativeAVR microprocessor implementation on FPGAen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2014-06-16cs
dcterms.modified2014-06-19-08:27:29cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid74190en
sync.item.dbtypeZPen
sync.item.insts2025.03.16 13:30:42en
sync.item.modts2025.01.16 00:45:35en
thesis.disciplineMikroelektronika a technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.63 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
780.83 KB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_74190.html
Size:
4.64 KB
Format:
Hypertext Markup Language
Description:
file review_74190.html
Collections