Implementace mikroprocesoru AVR do obvodu FPGA
but.committee | prof. Ing. Vladislav Musil, CSc. (předseda) doc. Ing. Ivan Szendiuch, CSc. (místopředseda) Ing. Radim Šneidr (člen) doc. Ing. Vilém Kledrowetz, Ph.D. (člen) Ing. Jiří Špinka (člen) | cs |
but.defence | Student seznámil státní zkušební komisi s cílem a řešením své bakalářské práce a zodpověděl otázky a připomínky oponenta. Otázky k diskuzi: K čemu se dá použít Vaše řešení? (zodpovězeno)... | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Pristach, Marián | cs |
dc.contributor.author | Hájek, Radek | cs |
dc.contributor.referee | Dvořák, Vojtěch | cs |
dc.date.created | 2014 | cs |
dc.description.abstract | Bakalářská práce se zabývá implementací jádra procesoru Atmel AVR do programovatelného hradlového pole FPGA v jazyce VHDL. Shrnuje základní architekturu procesoru a způsoby adresování v něm. V rámci práce bylo navrženo vlastní jádro procesoru včetně několika periferií tak, aby co nejvíce odpovídalo architektuře a instrukční sadě procesoru ATtiny26. Vytvořený VHDL popis byl verifikován a funkčně testován. | cs |
dc.description.abstract | This bachelor‘s thesis deals with FPGA implementation of Atmel AVR core described using VHDL language. Basic architecture concepts and processor addressing modes are summarized in this thesis. The core including several peripherals was designed to be compatible with ATtiny26 architecture and instruction set. The microprocessor was described in VHDL and verified in several types of tests. | en |
dc.description.mark | A | cs |
dc.identifier.citation | HÁJEK, R. Implementace mikroprocesoru AVR do obvodu FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014. | cs |
dc.identifier.other | 74190 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/33997 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Procesor | cs |
dc.subject | jádro | cs |
dc.subject | architektura | cs |
dc.subject | AVR | cs |
dc.subject | FPGA | cs |
dc.subject | VHDL | cs |
dc.subject | Processor | en |
dc.subject | core | en |
dc.subject | architecture | en |
dc.subject | AVR | en |
dc.subject | FPGA | en |
dc.subject | VHDL | en |
dc.title | Implementace mikroprocesoru AVR do obvodu FPGA | cs |
dc.title.alternative | AVR microprocessor implementation on FPGA | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2014-06-16 | cs |
dcterms.modified | 2014-06-19-08:27:29 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 74190 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.16 13:30:42 | en |
sync.item.modts | 2025.01.16 00:45:35 | en |
thesis.discipline | Mikroelektronika a technologie | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 1.63 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_74190.html
- Size:
- 4.64 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_74190.html