Komunikace USB3.0 čipu s FPGA

but.committeedoc. Ing. Richard Růžička, Ph.D., MBA (předseda) prof. Ing. Martin Drahanský, Ph.D. (místopředseda) Ing. Bohuslav Křena, Ph.D. (člen) doc. Ing. Petr Matoušek, Ph.D., M.A. (člen) doc. Ing. Michal Španěl, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázku oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm " D ". Otázky u obhajoby: V práci je zmíněno, že použití tzv. vektorového zápisu dat na disk se sníží zátěž procesoru o 50 %. Domnívám se, že příčinou nižšího zatížení CPU je spíše to, že jsou data zapisována na disk ve větších shlucích, při kterých jsou např. lépe využity obvody DMA disku. Samotné vektorové zpracování tak nemusí samo o sobě ovlivňovat výkonnost. Proto obhajte nebo vyvraťte své tvrzení.cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKošař, Vlastimilcs
dc.contributor.authorŠpeťko, Matejcs
dc.contributor.refereeViktorin, Jancs
dc.date.created2015cs
dc.description.abstractSEC6NET je zkrácený název pro projekt Moderní prostředky pro boj s kybernetickou kriminalitou na Internetu nové generace. Projekt je zaměřen na výzkum a vývoj prostředků monitorování síťového provozu a analýzu jeho záznamu. V rámci tohoto projektu jsou vyvíjená zařízení - sondy pro monitorování IPv6 sítí. Sondy využívají hardwarovou akceleraci pomocí FPGA. Moje práce spojuje dvě technologie: FPGA a USB. Cílem mojí práce je zabezpečení přenosu dat z FPGA čipu sondy do PC prostřednictvím mikrokontroléru Cypress EZ-USB FX3. V první části řeším přenos dat z FPGA do mikrokontroléru FX3. Druhá část popisuje úpravu firmware mikrokontroléru FX3 pro dosáhnutí maximální propustnosti. Poslední část řeší tvorbu PC aplikace pro operační systém Linux. Aplikace přijímá ze sondy zachycená data přes USB rozhraní a ukládá je na pevný disk ve formátu PCAP.cs
dc.description.abstractSEC6NET is an abbreviation for project Modern tools for detection and mitigation of cyber criminality on the New Generation Internet. Project is focused on research and development of means for monitoring and analysing the network flow. Probes for monitoring IPv6 networks are developed within this project. Probes are using hardware acceleration based on FPGA platform. My thesis connects two technologies: FPGA and USB. The goal is to transfer data from the FPGA microchip to PC using Cypress EZ-USB FX3 microcontroller. The first part is focused on transferring data from FPGA to FX3 microcontroller. Second part describes the modification of FX3 firmware for getting maximum throughput. The last part focuses on implementing PC application for Linux operating system. The application receives data from the probe and saves them into hard drive using PCAP format.en
dc.description.markDcs
dc.identifier.citationŠPEŤKO, M. Komunikace USB3.0 čipu s FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2015.cs
dc.identifier.other88619cs
dc.identifier.urihttp://hdl.handle.net/11012/64151
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectUSBcs
dc.subjectUSB 3.0cs
dc.subjectmikrokontrolércs
dc.subjectmikrosondacs
dc.subjectSEC6NETcs
dc.subjectfirmwarecs
dc.subjectPCAPcs
dc.subjectsíťový provozcs
dc.subjectCypress EZ-USB FX3cs
dc.subjectGPIF IIcs
dc.subjectpaketcs
dc.subjectvláknocs
dc.subjectsynchronizacecs
dc.subjectFPGAen
dc.subjectUSBen
dc.subjectUSB 3.0en
dc.subjectmicrocontrolleren
dc.subjectmicroprobeen
dc.subjectSEC6NETen
dc.subjectfirmwareen
dc.subjectPCAPen
dc.subjectnetwork flowen
dc.subjectCypress EZ-USB FX3en
dc.subjectGPIF IIen
dc.subjectpacketen
dc.subjectthreaden
dc.subjectsynchronizationen
dc.titleKomunikace USB3.0 čipu s FPGAcs
dc.title.alternativeCommunication of USB3.0 Chip with FPGAen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2015-08-24cs
dcterms.modified2020-05-10-16:12:01cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid88619en
sync.item.dbtypeZPen
sync.item.insts2025.03.18 18:53:34en
sync.item.modts2025.01.15 20:06:50en
thesis.disciplineInformační technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
3.99 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-17319_v.pdf
Size:
85.83 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-17319_v.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-17319_o.pdf
Size:
89.75 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-17319_o.pdf
Loading...
Thumbnail Image
Name:
review_88619.html
Size:
1.42 KB
Format:
Hypertext Markup Language
Description:
file review_88619.html
Collections