Digitální programovatelné funkční bloky pracující v kódu zbytkových tříd
but.committee | prof. Ing. Jaromír Brzobohatý, CSc. (předseda) prof. Ing. Vladislav Musil, CSc. (člen) Prof. Ing. Vladimír Mikula, CSc. - oponent (člen) Ing. Marek Šimčák, Ph.D. - oponent (člen) prof. RNDr. Vladislav Navrátil, CSc. (člen) doc. Ing. Jan Maschke, CSc. (člen) | cs |
but.jazyk | angličtina (English) | |
but.program | Electrical Engineering and Communication | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Musil, Vladislav | en |
dc.contributor.author | Sharoun, Assaid Othman | en |
dc.contributor.referee | Mikula, Vladimír | en |
dc.contributor.referee | Šimčák, Marek | en |
dc.date.created | 2011 | cs |
dc.description.abstract | V systému s kódy zbytkových tříd je základem skupina navzájem nezávislých bází. Číslo ve formátu integer je reprezentováno kratšími čísly integer, které získáme jako zbytky všech bází, a aritmetické operace probíhají samostatně na každé bázi. Při aritmetických operacích nedochází k přenosu do vyšších řádů při sčítání, odečítání a násobení, které obvykle potřebují více strojového času. Srovnávání, dělení a operace se zlomky jsou komplikované a chybí efektivní algoritmy. Kódy zbytkových tříd se proto nepoužívají k numerickým výpočtům, ale jsou velmi užitečné pro digitální zpracování signálu. Disertační práce se týká návrhu, simulace a mikropočítačové implementace funkčních bloků pro digitální zpracování signálu. Funkční bloky, které byly studovány jsou nově navržené konvertory z binarní do reziduální reprezentace a naopak, reziduální sčítačka a násobička. Nově byly také navržené obslužné algoritmy. | en |
dc.description.abstract | In the residue number system, a set of moduli which are independent of each other is given. An integer is represented by the residue of each modulus and the arithmetic operations are based on the residues individually. The arithmetic operations based on residue number system can be performed on various moduli independently to avoid the carry in addition, subtraction and multiplication, which is usually time consuming. However, the comparison and division are more complicated and the fraction number computation is immatured. Due to this, a residue number system is not yet popular in general-purpose computers, though it is extremely useful for digital-signal-processing applications. This thesis deals with the design, simulation and microcontroller implementation of some (residue number system based) building blocks for applications in the field of digital signal processing. The building blocks which have been studied are binary to residue converter, residue to binary converter, residue adder and residue multiplier. New algorithms were also introduced. | cs |
dc.description.mark | P | cs |
dc.identifier.citation | SHAROUN, A. Digitální programovatelné funkční bloky pracující v kódu zbytkových tříd [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2011. | cs |
dc.identifier.other | 38895 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/2243 | |
dc.language.iso | en | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Systém s kódy zbytkových tříd | en |
dc.subject | digitální zpracování signálu | en |
dc.subject | konvertor | en |
dc.subject | digitální funkční blok | en |
dc.subject | sčítačka | en |
dc.subject | násobička | en |
dc.subject | výpočetní algoritmus | en |
dc.subject | jazyk VHDL | en |
dc.subject | Residue number system | cs |
dc.subject | digital signal processing | cs |
dc.subject | converter | cs |
dc.subject | digital building block | cs |
dc.subject | adder | cs |
dc.subject | multiplier | cs |
dc.subject | computational algorithm | cs |
dc.subject | VHDL language | cs |
dc.title | Digitální programovatelné funkční bloky pracující v kódu zbytkových tříd | en |
dc.title.alternative | Digital Programmable Building Blocks with the Residue Number Representation | cs |
dc.type | Text | cs |
dc.type.driver | doctoralThesis | en |
dc.type.evskp | dizertační práce | cs |
dcterms.dateAccepted | 2011-01-25 | cs |
dcterms.modified | 2011-01-26-08:49:02 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 38895 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.27 11:54:21 | en |
sync.item.modts | 2025.01.17 09:48:51 | en |
thesis.discipline | Microelectronics and Technology | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Doktorský | cs |
thesis.name | Ph.D. | cs |
Files
Original bundle
1 - 1 of 1
Loading...
- Name:
- review_38895.html
- Size:
- 4.92 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_38895.html