Transformace grafické reprezentace procesoru do jazyka pro popis architektury
but.committee | prof. Ing. Martin Drahanský, Ph.D. (předseda) doc. Ing. Zdeněk Kotásek, CSc. (místopředseda) doc. Ing. Vítězslav Beran, Ph.D. (člen) Ing. Zbyněk Křivka, Ph.D. (člen) doc. Mgr. Adam Rogalewicz, Ph.D. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm B. Otázky u obhajoby: Jaké jsou největší problémy u zpětné transformace z jazyka ISAC do grafické podoby? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Hruška, Tomáš | cs |
dc.contributor.author | Netočný, Ondřej | cs |
dc.contributor.referee | Husár, Adam | cs |
dc.date.created | 2011 | cs |
dc.description.abstract | Tato práce se zaobírá konverzí mezi grafickým a textovým popisem architektury procesoru. Cílem práce je seznámit čtenáře s oběma zmíněnými nástroji a představit způsob, kterým je prováděna transformace. Součástí práce je seznámení s nástroji vývojového prostředí Eclipse - EMF a GMF, na kterých je postaven editor grafického popisu architektury. Závěr práce je věnován možnostem zpětné transformace, tedy z textového do grafického popisu, kde je vyžadováno inteligentní rozmísťování uzlů v grafu. | cs |
dc.description.abstract | This thesis deals with conversion between graphical and text representation of processor architecture. The aim is to acquaint with both of said tools and introduce the way how the conversion is done. The introduction of EMF and GMF tools of Eclipse IDE is also included in this thesis, because the graphical representation editor is based on these tools. The end of thesis is devoted to reverse transformation possibilities, where the intelligent placing of diagram nodes is required. | en |
dc.description.mark | B | cs |
dc.identifier.citation | NETOČNÝ, O. Transformace grafické reprezentace procesoru do jazyka pro popis architektury [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2011. | cs |
dc.identifier.other | 42742 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/55827 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Překladače | cs |
dc.subject | transformace | cs |
dc.subject | Eclipse | cs |
dc.subject | jazyk ISAC | cs |
dc.subject | Eclipse Modeling Framework (EMF) | cs |
dc.subject | Translators | en |
dc.subject | transformations | en |
dc.subject | Eclipse | en |
dc.subject | ISAC language | en |
dc.subject | Eclipse Modeling Framework (EMF) | en |
dc.title | Transformace grafické reprezentace procesoru do jazyka pro popis architektury | cs |
dc.title.alternative | Transformation of Processor Graphical Representation to the Architecture Description Language | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2011-06-16 | cs |
dcterms.modified | 2020-05-09-23:42:52 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 42742 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.18 17:51:32 | en |
sync.item.modts | 2025.01.15 21:19:23 | en |
thesis.discipline | Informační technologie | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav informačních systémů | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |