Vývoj a implementace testovací jednotky pro malosériovou výrobu
but.committee | RNDr. Vladimír Opluštil (předseda) doc. Ing. Robert Grepl, Ph.D. (místopředseda) prof. RNDr. Ing. Tomáš Březina, CSc. (člen) Ing. Dalibor Červinka, Ph.D. (člen) doc. Ing. Jiří Krejsa, Ph.D. (člen) doc. Ing. Peter Kriššák, Ph.D. (člen) doc. Ing. Čestmír Ondrůšek, CSc. (člen) Ing. Bohumil Král, CSc. (člen) | cs |
but.defence | Student v presentaci představil odborné komisi svou diplomovou práci. Po presentaci byly přečteny posudky vedoucího a oponenta diplomové práce a student odpověděl na položené dotazy oponenta a posléze i ostatních členů komise týkající se podstaty řešení DP. Komise velice kladně hodnotila praktickou náročnost i realizaci, která vyústila k průmyslovému využití řešení. I z důvodu kvality prezentace hodnotila jeho práci i celou jeho obhajobu jako výbornou. | cs |
but.jazyk | čeština (Czech) | |
but.program | Aplikované vědy v inženýrství | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Hrbáček, Jan | cs |
dc.contributor.author | Kolomazník, Vojtěch | cs |
dc.contributor.referee | Krejsa, Jiří | cs |
dc.date.created | 2016 | cs |
dc.description.abstract | Diplomová práce se zabývá vývojem testovací jednotky pro malosériovou výrobu. V rešeršní části jsou představeny principy testování, také jsou zde diskutovány různé způsoby realizace testovacích konektorů a volba řídicí platformy. Práce dále popisuje návrh hardwarového zapojení a mechanické konstrukce. Výsledkem této práce je zařízení realizované dle návrhu popsaného v práci. Při provozu testovací jednotky nebyla nalezena žádná významná závada a byla ověřena její spolehlivost a plná funkčnost. Součástí práce je i popis realizace softwaru v jazyce Python. | cs |
dc.description.abstract | The goal of the master´s thesis is to design testing unit for small batch production. The background research part introduces testing principles, we are also discussed different ways of realization of testing connectors and choice of control unit. The work also describes the design of the hardware wiring and mechanical design. The result of this thesis is a device implemented according to the proposal described in the work. No significant fault was found during operation of testing unit, which verified its reliability and full functionality. The work also includes a description of the software implementation in Python. | en |
dc.description.mark | A | cs |
dc.identifier.citation | KOLOMAZNÍK, V. Vývoj a implementace testovací jednotky pro malosériovou výrobu [online]. Brno: Vysoké učení technické v Brně. Fakulta strojního inženýrství. 2016. | cs |
dc.identifier.other | 92010 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/60904 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta strojního inženýrství | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Testovací jednotka | cs |
dc.subject | Python | cs |
dc.subject | LabJack | cs |
dc.subject | elektronická řídicí jednotka | cs |
dc.subject | automatické testování elektroniky | cs |
dc.subject | Testing unit | en |
dc.subject | Python | en |
dc.subject | LabJack | en |
dc.subject | electronic control unit | en |
dc.subject | automated testing of electronics. | en |
dc.title | Vývoj a implementace testovací jednotky pro malosériovou výrobu | cs |
dc.title.alternative | Design and implementation of testing unit for small series production | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2016-06-16 | cs |
dcterms.modified | 2016-06-21-07:27:20 | cs |
eprints.affiliatedInstitution.faculty | Fakulta strojního inženýrství | cs |
sync.item.dbid | 92010 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.27 08:03:25 | en |
sync.item.modts | 2025.01.16 00:19:32 | en |
thesis.discipline | Mechatronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta strojního inženýrství. Ústav mechaniky těles, mechatroniky a biomechaniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 5.01 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- appendix-1.rar
- Size:
- 8.1 MB
- Format:
- Unknown data format
- Description:
- appendix-1.rar
Loading...
- Name:
- review_92010.html
- Size:
- 8 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_92010.html