Návrh SAR AD převodníku se spínanými kondenzátory

but.committeedoc. Ing. Jiří Háze, Ph.D. (předseda) doc. Ing. František Urban, CSc. (místopředseda) prof. Ing. Miroslav Husák, CSc. (člen) Ing. Vladimír Levek, Ph.D. (člen) Ing. Michal Kubíček, Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi s řešením své diplomové práce. Zodpověděl otázky a připomínky oponenta. Dále odpověděl otázky komise: Napájecí napětí je modulované 0,1 CLK, co tím myslíte? Jak malé hrany hodinového signálu jste použil? Uvažoval jste v simulaci s vlivem parazitních vlastnotí prvků, které jste použil? Parazitní kapacity u daného pole, jak jste dospěl k výsledným velikostem? Byl zmíněn ambiciózní rozsah pracovních teplot. Nebude toto mít vliv na poměr funkčních a parazitních vlastností?cs
but.jazykčeština (Czech)
but.programMikroelektronikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorProkop, Romancs
dc.contributor.authorSysel, Jancs
dc.contributor.refereeKledrowetz, Vilémcs
dc.date.created2023cs
dc.description.abstractTato práce se zabývá návrhem analogově-digitálního převodníku s registrem postupné aproximace pro použití v automobilovém průmyslu s rozsahem pracovních teplot od -40 °C do 175 °C a s použitím DAC se spínanými kapacitory vytvořenými mezi spoji na integrovaném obvodu k minimalizaci plochy převodníku. Teoretická část práce se zabývá základní teorií analogově-digitálních převodníků, principem převodníku s registrem postupné aproximace s použitím kapacitního DAC. Dále pak návrhem kapacitorů pro DAC na integrovaném obvodu z vrstev kovů a prokovů a jejich layoutem k minimalizaci parazitních kapacit. V praktické části je proveden návrh převodníku na blokové úrovni. Dále je proveden návrh kapacitoru pro tento DAC a layout celého DAC. Na tranzistorové úrovni jsou navrženy a ověřeny bloky potřebné k realizaci tohoto převodníku: obvod napěťového sledovače, operační zesilovač, komparátor a přepínače. V převodníku je implementován self-test obvod pro vlastní měření nelinearity s jehož pomocí je převodník ověřen. V práci je ověřena funkčnost převodníku jako celku.cs
dc.description.abstractThis work deals with the design of analog to digital converter with a successive approximation register for automotive industry with the range of operating temperatures from -40 °C to 175 °C and with the use of DAC with switched capacitors between interconnect metal tracks in an integrated circuit to minimize converter area. Theoretical part deals with the basic theory of analog to digital converters, principle of converter with a successive approximation register with the utilization of capacitive DAC. Then with the design of capacitors for the DAC in an integrated circuit made of metal layers and vias and their layout to minimize parasitic capacities. In the practical part is made the theoretical design of the converter on block level. Then is done the design of a capacitor for this DAC and layout of the whole DAC is made. On the transistor level are designed and verified blocks required for realization of this converter: circuit of voltage follower, operational amplifier, comparator and switches. Inside the converter the self-test circuit is implemented for measurement of its own nonlinearity. In the work the functionality of the converter is verified as a whole.en
dc.description.markAcs
dc.identifier.citationSYSEL, J. Návrh SAR AD převodníku se spínanými kondenzátory [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2023.cs
dc.identifier.other152475cs
dc.identifier.urihttp://hdl.handle.net/11012/210022
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectAD převodníkcs
dc.subjectSARcs
dc.subjectspínané kapacitorycs
dc.subjectautomobilový průmyslcs
dc.subjectCMOScs
dc.subjectAD converteren
dc.subjectSARen
dc.subjectswitched capacitorsen
dc.subjectautomotive industryen
dc.subjectCMOSen
dc.titleNávrh SAR AD převodníku se spínanými kondenzátorycs
dc.title.alternativeDesign of a SAR AD converter with switched capacitorsen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2023-06-06cs
dcterms.modified2023-06-08-14:04:21cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid152475en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 14:33:22en
sync.item.modts2025.01.15 18:19:16en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
7.78 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_152475.html
Size:
5.64 KB
Format:
Hypertext Markup Language
Description:
file review_152475.html
Collections