Síťová vrstva TCP/IP pro FPGA

Loading...
Thumbnail Image

Date

Authors

Kekely, Michal

Mark

A

Journal Title

Journal ISSN

Volume Title

Publisher

Vysoké učení technické v Brně. Fakulta informačních technologií

ORCID

Abstract

Bakalářská práce se zabývá návrhem a hardvérovou implementací síťové komunikace s využitím síťových protokolú TCP a IP. Cílem práce je navrhnout a implementovat jednotku schopnou takové komunikace s využitím výše uvedených protokolů v FPGA a taktéž tuhle jednotku testovat a verifikovat. Výsledek práce má poskytnout možnost komunikace po síti hardverovým zařízením, které nemají přístup k téhle funkcionalitě ve svém softvérovém vybavení.
This bachelor thesis deals with the design and implementation of network communication using network protocols TCP and IP in hardware. Goal of this thesis is to design and implement unit capable of this sort of network communication using aforementioned protocols in FPGA and also to test and verify it. Outcome should give hardware devices, which don't have access to suitable software, the opportunity to communicate using computer networks.

Description

Citation

KEKELY, M. Síťová vrstva TCP/IP pro FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2014.

Document type

Document version

Date of access to the full text

Language of document

cs

Study field

Informační technologie

Comittee

prof. Ing. Lukáš Sekanina, Ph.D. (předseda) doc. RNDr. Jitka Kreslíková, CSc. (místopředseda) doc. Ing. Tomáš Martínek, Ph.D. (člen) Ing. Jaroslav Rozman, Ph.D. (člen) doc. Ing. Michal Španěl, Ph.D. (člen)

Date of acceptance

2014-06-19

Defence

Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm A. Otázky u obhajoby: Bylo by možné uvedenou komponentu využít i v 10 Gbps sítích? Když ano, jaké minimální parametry by muselo mít FPGA a na jaké frekvenci by bylo nutné komponentu taktovat?

Result of defence

práce byla úspěšně obhájena

DOI

Collections

Endorsement

Review

Supplemented By

Referenced By

Citace PRO