Metodika pro testování vysokorychlostních FPGA karet
but.committee | prof. Ing. Jaromír Hubálek, Ph.D. (předseda) prof. Ing. Lubomír Hudec, DrSc. (místopředseda) prof. Ing. Lukáš Sekanina, Ph.D. (člen) doc. Ing. Radovan Novotný, Ph.D. (člen) Dr.techn. Ing. Mária Bendová (člen) | cs |
but.defence | Student seznámil státní zkušební komisi s cílem a řešením své diplomové práce a zodpověděl otázky a připomínky oponenta. Další otázky na téma: dalšího možného zaměření vývoje projektu a finální implementace algoritmů student také pohotově zodpověděl. Student byl seznámen i s několika formálními nedostatky uvedenými v práci (nevhodný název práce, nedostatečné konkretizace pamětí, nevhodně volené termíny). | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Škorpil, Vladislav | cs |
dc.contributor.author | Šulc, Tomáš | cs |
dc.contributor.referee | Oujezský, Václav | cs |
dc.date.created | 2014 | cs |
dc.description.abstract | Práce se zabývá návrhem a implementací metodiky pro testování pamětí RAM připojených k obvodu FPGA na kartách Combo. V teoretické části práce jsou chyby pamětí RAM rozděleny podle způsobu, kterým ovlivňují práci paměti, a jsou uvedeny algoritmy k jejich odhalení. Na základě těchto informací byla v praktické části navržena, implementována a ověřena metodika pro testování pamětí RAM na kartách Combo-20G a Combo-80G. Při realizaci bylo využito vývojové prostředí NetCOPE. V rámci jeho struktury byl projekt rozdělen na hardwarovou aplikaci pro obvod FPGA a softwarovou aplikaci pro hostitelský počítač. Projekt byl navržen univerzálně s možností snadného přenosu na další verze karet Combo. | cs |
dc.description.abstract | This work deals with design and implementation of a methodology for testing RAM memories connected to an FPGA circuit on Combo cards. In theoretical part of the work RAM faults are sorted by the way they affect the function of the memory and the algorithms to detect them are specified. In practical part, the methodology for testing RAM memories located on Combo cards are proposed, implemented and verified. The NetCOPE framework was used for the implementation. Within the NetCOPE structure, the project was divided into a hardware accelerated application for an FPGA circuit and a software application for a host computer. The project was designed with respect to an easy transfer to other versions of Combo cards. | en |
dc.description.mark | A | cs |
dc.identifier.citation | ŠULC, T. Metodika pro testování vysokorychlostních FPGA karet [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014. | cs |
dc.identifier.other | 74263 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/31149 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Chyby pamětí RAM | cs |
dc.subject | testování | cs |
dc.subject | metodika | cs |
dc.subject | March C- | cs |
dc.subject | FPGA | cs |
dc.subject | Combo-20G | cs |
dc.subject | Combo-80G | cs |
dc.subject | vývojové prostředí NetCOPE. | cs |
dc.subject | RAM faults | en |
dc.subject | testing | en |
dc.subject | methodology | en |
dc.subject | March C- | en |
dc.subject | FPGA | en |
dc.subject | Combo-20G card | en |
dc.subject | Combo-80G card | en |
dc.subject | NetCOPE framework. | en |
dc.title | Metodika pro testování vysokorychlostních FPGA karet | cs |
dc.title.alternative | Methodology for Testing of High-speed FPGA Cards | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2014-06-10 | cs |
dcterms.modified | 2014-06-13-12:06:39 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 74263 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:11:29 | en |
sync.item.modts | 2025.01.15 19:57:58 | en |
thesis.discipline | Mikroelektronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 2.83 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_74263.html
- Size:
- 5.38 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_74263.html