Rozhraní pro průmyslovou HD kameru
| but.committee | doc. Ing. Jiří Háze, Ph.D. (předseda) prof. Ing. Miroslav Husák, CSc. (místopředseda) Ing. Břetislav Mikel, Ph.D. (člen) prof. Ing. et Ing. Fabian Khateb, Ph.D. et Ph.D. (člen) doc. Ing. Pavel Šteffan, Ph.D. (člen) | cs |
| but.defence | Student seznámil státní zkušební komisi s cíli a řešením závěrečné vysokoškolské práce a zodpověděl otázky a připomínky oponenta. | cs |
| but.jazyk | čeština (Czech) | |
| but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
| but.result | práce byla úspěšně obhájena | cs |
| dc.contributor.advisor | Bohrn, Marek | cs |
| dc.contributor.author | Juřica, Libor | cs |
| dc.contributor.referee | Dvořák, Vojtěch | cs |
| dc.date.available | 2025-06-09 | cs |
| dc.date.created | 2015 | cs |
| dc.description.abstract | Diplomová práce se zabývá vytvořením obvodu pro příjem dat z průmyslové kamery. Jádro obvodu je navrhováno pro FPGA. Teoretická část obsahuje popis rozhraní SDI, rozbor příslušných standardů SMPTE a specifikaci datového formátu. Je zde popsána obecná charakteristika multigigabitových komunikačních bloků. Praktická část obsahuje návrh SDI přijímače v jazyce VHDL. Práce dále uvádí simulace obvodu, implementaci pro reálnou aplikaci a výsledky měření přenosu signálu přes komutátor. | cs |
| dc.description.abstract | Master´s thesis deals with creating circuit for receiving data from industrial camera. IP Core is designing for FPGA. Theoretical part of the work describes SDI interface, analysis of relevant SMPTE standards and specification of data format. The thesis include general characteristics of multigigabit transceivers. Practical part include VHDL description of SDI receiver. Thesis presents simulations of created circuit, implementation for real application and measurement results for signal transmission over slip ring. | en |
| dc.description.mark | A | cs |
| dc.identifier.citation | JUŘICA, L. Rozhraní pro průmyslovou HD kameru [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2015. | cs |
| dc.identifier.other | 85701 | cs |
| dc.identifier.uri | http://hdl.handle.net/11012/251313 | |
| dc.language.iso | cs | cs |
| dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
| dc.rights | Přístup k plnému textu prostřednictvím internetu byl licenční smlouvou omezen na dobu 10 roku/let | cs |
| dc.subject | SDI | cs |
| dc.subject | FPGA | cs |
| dc.subject | MGT | cs |
| dc.subject | komutátor | cs |
| dc.subject | VHDL | cs |
| dc.subject | průmyslová kamera | cs |
| dc.subject | SDI | en |
| dc.subject | FPGA | en |
| dc.subject | MGT | en |
| dc.subject | slip ring | en |
| dc.subject | VHDL | en |
| dc.subject | industrial camera | en |
| dc.title | Rozhraní pro průmyslovou HD kameru | cs |
| dc.title.alternative | Industrial HD camera interface | en |
| dc.type | Text | cs |
| dc.type.driver | masterThesis | en |
| dc.type.evskp | diplomová práce | cs |
| dcterms.dateAccepted | 2015-06-09 | cs |
| dcterms.modified | 2015-06-15-07:23:05 | cs |
| eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
| sync.item.dbid | 85701 | en |
| sync.item.dbtype | ZP | en |
| sync.item.insts | 2025.08.27 02:03:06 | en |
| sync.item.modts | 2025.08.26 19:58:02 | en |
| thesis.discipline | Mikroelektronika | cs |
| thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
| thesis.level | Inženýrský | cs |
| thesis.name | Ing. | cs |
