Návrh rozhraní základních sběrnic v jazyce VHDL

but.committeedoc. Ing. František Urban, CSc. (předseda) RNDr. Ladislav Mareček, CSc. (místopředseda) prof. Ing. Dalibor Biolek, CSc. (člen) doc. Ing. Petr Křivík, Ph.D. (člen) Ing. Jiří Starý, Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi se zadáním, zpracováním a výsledky své bakalářské práce a zodpověděl otázky a připomínky oponenta. Otázky oponenta 1. Jaká kritéria byla použita pro vyhodnocení testování funkčnosti komunikace jednotlivých sběrnic?¨ 2. Proč nebyly prováděny testy na více komunikačních rychlostech než uvedených? 3. Jaká je implementační náročnost jednotlivých sběrnic? (počet hradel, KO D) Otázky komise 1. Jaké kominikační rychlosti podporuje Vámi implementována sběrnice UART? Podporuje standardní přenosové rychlosti? 2. Proč jste v referencích použil citaci wikipedie? Považujete tento zdroj za důvěryhodný?cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorFujcik, Lukášcs
dc.contributor.authorToman, Petrcs
dc.contributor.refereePavlík, Michalcs
dc.date.created2009cs
dc.description.abstractTato bakalářská práce se zabývá návrhem rozhraní základních komunikačních sběrnic v jazyce VHDL. Navržená rozhraní sběrnice jsou UART, SPI a I2C. V textu je uveden popis vlastností navržených sběrnic a způsob realizace pomocí jazyka VHDL. Součástí této práce je také vývoj a výroba přípravku pro otestování a naprogramování softwarového vybavení pro komunikaci s počítačem.cs
dc.description.abstractThis Bachelor’s thesis deals with design of basic communication bus interfaces in VHDL language. UART, SPI and I2C bus interfaces were designed in this work. Presented text contains description of properties of mentioned buses and methods of realization using VHDL language. Development and realization of testing equipment and software for communication with personal computer are also part of this project.en
dc.description.markAcs
dc.identifier.citationTOMAN, P. Návrh rozhraní základních sběrnic v jazyce VHDL [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2009.cs
dc.identifier.other22470cs
dc.identifier.urihttp://hdl.handle.net/11012/877
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectVHDLcs
dc.subjectUARTcs
dc.subjectSPIcs
dc.subjectI2Ccs
dc.subjectFPGAcs
dc.subjectkomunikacecs
dc.subjectsběrnicecs
dc.subjectrozhranícs
dc.subjectVHDLen
dc.subjectUARTen
dc.subjectSPIen
dc.subjectI2Cen
dc.subjectFPGAen
dc.subjectcommunicationen
dc.subjectbusen
dc.subjectinterfaceen
dc.titleNávrh rozhraní základních sběrnic v jazyce VHDLcs
dc.title.alternativeDesign of basic bus interfaces in VHDL languageen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2009-06-15cs
dcterms.modified2009-07-07-11:45:16cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid22470en
sync.item.dbtypeZPen
sync.item.insts2025.03.16 13:13:05en
sync.item.modts2025.01.15 16:32:58en
thesis.disciplineMikroelektronika a technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
594.86 KB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
509.18 KB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_22470.html
Size:
7.66 KB
Format:
Hypertext Markup Language
Description:
file review_22470.html
Collections