SAT Solver akcelerovaný pomocí GPU

but.committeeprof. Ing. Tomáš Vojnar, Ph.D. (předseda) doc. Ing. Jaroslav Zendulka, CSc. (místopředseda) prof. Ing. Mária Bieliková, Ph.D. (člen) Ing. Martin Hrubý, Ph.D. (člen) Ing. Zbyněk Křivka, Ph.D. (člen) Dr. Ing. Petr Peringer (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm B. Otázky u obhajoby: Na obrázku 4.4 je zobrazen sled jednotlivých výpočetních kroků vámi navrženého řešení. V které z těchto fázi a jakým způsobem by mohlo být užitečné využít jinak nečinné CPU?cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorJaroš, Jiřícs
dc.contributor.authorIzrael, Petrcs
dc.contributor.refereeŠimek, Václavcs
dc.date.accessioned2019-04-03T22:25:56Z
dc.date.available2019-04-03T22:25:56Z
dc.date.created2013cs
dc.description.abstractPráce se zabývá návrhem a implementací kompletního SAT solveru akcelerovaného na GPU. V první části práce je popsána architektura grafických karet a možnosti platformy CUDA. Následuje popis algoritmů a technik pro řešení problému booleovské splnitelnosti (SAT problému). Je představena zejména rodina kompletních algoritmů založených na DPLL. Právě varianta DPLL, známa jako 3SAT-DC je kompletně převedena na GPU. Práce popisuje problémy s tímto převodem spojené, stejně jako několik optimalizací a analýz. Velkým problémem je nemožnost využít v paralelním prostředí mnohé sofistikované metody známé ze sekvenčních solverů. Řešení bylo porovnáno s obdobným algoritmem implementovaným pro CPU a bylo ukázáno, že může být až 21x rychlejší. Uvedeny jsou i návrhy, jak algoritmus dále rozšířit a akcelerovat.cs
dc.description.abstractThis thesis is concerned with design and implementation of a complete SAT solver accelerated on GPU. The achitecture of modern graphics cards is described as well as the CUDA platform and a list of common algorithms used for solving the boolean satisfiability problem (the SAT problem). The presented solution is based on the 3-SAT DC alogirthm, which belongs to the family of well-known DPLL based algorithms. This work describes problems encountered during the design and implementation. The resulting application was then analyzed and optimized. The presented solver cannot compete with state of the art solvers, but proves that it can be up to 21x faster than an equivalent sequential version. Unfortunately, the current implementation can only handle formulas of a limited size. Suggestions on further improvements are given in final sections.en
dc.description.markBcs
dc.identifier.citationIZRAEL, P. SAT Solver akcelerovaný pomocí GPU [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2013.cs
dc.identifier.other78641cs
dc.identifier.urihttp://hdl.handle.net/11012/53479
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectSATcs
dc.subjectDPLLcs
dc.subjectCUDAcs
dc.subjectGPUcs
dc.subjectGPGPUcs
dc.subjectSATen
dc.subjectDPLLen
dc.subjectCUDAen
dc.subjectGPUen
dc.subjectGPGPUen
dc.titleSAT Solver akcelerovaný pomocí GPUcs
dc.title.alternativeGPU Accelerated SAT Solveren
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2013-06-17cs
dcterms.modified2020-05-09-23:42:42cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid78641en
sync.item.dbtypeZPen
sync.item.insts2021.11.12 19:12:36en
sync.item.modts2021.11.12 18:29:06en
thesis.disciplineInteligentní systémycs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.29 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_78641.html
Size:
1.43 KB
Format:
Hypertext Markup Language
Description:
review_78641.html
Collections