Formalní verifikace RISC-V procesoru s využitím Questa PropCheck
but.committee | doc. Ing. Ivan Szendiuch, CSc. (předseda) doc. Ing. František Urban, CSc. (místopředseda) Ing. Marek Bohrn, Ph.D. (člen) doc. Mgr. Zdenka Fohlerová, Ph.D. (člen) Ing. Vladimír Levek, Ph.D. (člen) | cs |
but.defence | Student představil komisi svou diplomovou práci. Na konci své práce student zodpověděl otázky položené oponentem práce. Komise se dotázala studenta na otázky týkající se jeho práce, na které student odpověděl, že některé části, ani nejsou od firmy dodávané dále a proto nebyli využity. Následovala diskuze s členy komise o práci studenta. Kde se členové komise ptaly na vlastní otázky. Člen komise měl výhrady u časové náročnosti u 2^22, kde čas verifikace je do sekundy. Student odpověděl, že zrovna u této části si nevypočítal časovou náročnost zcela dostatečně. | cs |
but.jazyk | slovenština (Slovak) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Dvořák, Vojtěch | sk |
dc.contributor.author | Javor, Adrián | sk |
dc.contributor.referee | Fujcik, Lukáš | sk |
dc.date.created | 2020 | cs |
dc.description.abstract | Témou tejto diplomovej práce je Formálna verifikácia RISC-V procesoru s využitím Questa PropCheck pomocou formálnych tvrdení jazyka SystemVerilog Assertions. Teoretická časť práce je venovaná architektúre RISC-V, popisu vybraných komponentov procesora Codix Berkelium 5 určených na formálnu verifikáciu, popisu komunikačného protokolu AHB-lite, formálnej verifikácii, jej metódam a nástrojom. Praktickú časť tvorí návrh verifikačného plánu vybraných komponentov, ich následná formálna verifikácia, analýza výsledkov a zhodnotenie prínosu formálnych techník. | sk |
dc.description.abstract | The topic of this master thesis is Formal verification of RISC-V processor with Questa PropCheck using SystemVerilog assertions. The theoretical part writes about the RISC-V architecture, furthermore, selected components of Codix Berkelium 5 processor used for formal verification are described, communication protocol AHB-lite, formal verification and its methods and tools are also studied. Experimental part consists of verification planning of selected components, subsequent formal verification, analysing of results and evaluating a benefits of formal technics. | en |
dc.description.mark | A | cs |
dc.identifier.citation | JAVOR, A. Formalní verifikace RISC-V procesoru s využitím Questa PropCheck [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2020. | cs |
dc.identifier.other | 127356 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/189360 | |
dc.language.iso | sk | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Formálna verifikácia | sk |
dc.subject | RISC-V | sk |
dc.subject | Questa PropCheck | sk |
dc.subject | kontrola modelu | sk |
dc.subject | SystemVerilog assertions | sk |
dc.subject | Formal verification | en |
dc.subject | RISC-V | en |
dc.subject | Questa PropCheck | en |
dc.subject | model checking | en |
dc.subject | SystemVerilog assertions | en |
dc.title | Formalní verifikace RISC-V procesoru s využitím Questa PropCheck | sk |
dc.title.alternative | Formal verification of RISC-V processor with Questa PropCheck | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2020-06-17 | cs |
dcterms.modified | 2020-06-18-08:17:37 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 127356 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 14:25:10 | en |
sync.item.modts | 2025.01.15 18:26:47 | en |
thesis.discipline | Mikroelektronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 1.91 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_127356.html
- Size:
- 5.5 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_127356.html