Formalní verifikace RISC-V procesoru s využitím Questa PropCheck

but.committeedoc. Ing. Ivan Szendiuch, CSc. (předseda) doc. Ing. František Urban, CSc. (místopředseda) Ing. Marek Bohrn, Ph.D. (člen) doc. Mgr. Zdenka Fohlerová, Ph.D. (člen) Ing. Vladimír Levek, Ph.D. (člen)cs
but.defenceStudent představil komisi svou diplomovou práci. Na konci své práce student zodpověděl otázky položené oponentem práce. Komise se dotázala studenta na otázky týkající se jeho práce, na které student odpověděl, že některé části, ani nejsou od firmy dodávané dále a proto nebyli využity. Následovala diskuze s členy komise o práci studenta. Kde se členové komise ptaly na vlastní otázky. Člen komise měl výhrady u časové náročnosti u 2^22, kde čas verifikace je do sekundy. Student odpověděl, že zrovna u této části si nevypočítal časovou náročnost zcela dostatečně.cs
but.jazykslovenština (Slovak)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorDvořák, Vojtěchsk
dc.contributor.authorJavor, Adriánsk
dc.contributor.refereeFujcik, Lukášsk
dc.date.created2020cs
dc.description.abstractTémou tejto diplomovej práce je Formálna verifikácia RISC-V procesoru s využitím Questa PropCheck pomocou formálnych tvrdení jazyka SystemVerilog Assertions. Teoretická časť práce je venovaná architektúre RISC-V, popisu vybraných komponentov procesora Codix Berkelium 5 určených na formálnu verifikáciu, popisu komunikačného protokolu AHB-lite, formálnej verifikácii, jej metódam a nástrojom. Praktickú časť tvorí návrh verifikačného plánu vybraných komponentov, ich následná formálna verifikácia, analýza výsledkov a zhodnotenie prínosu formálnych techník.sk
dc.description.abstractThe topic of this master thesis is Formal verification of RISC-V processor with Questa PropCheck using SystemVerilog assertions. The theoretical part writes about the RISC-V architecture, furthermore, selected components of Codix Berkelium 5 processor used for formal verification are described, communication protocol AHB-lite, formal verification and its methods and tools are also studied. Experimental part consists of verification planning of selected components, subsequent formal verification, analysing of results and evaluating a benefits of formal technics.en
dc.description.markAcs
dc.identifier.citationJAVOR, A. Formalní verifikace RISC-V procesoru s využitím Questa PropCheck [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2020.cs
dc.identifier.other127356cs
dc.identifier.urihttp://hdl.handle.net/11012/189360
dc.language.isoskcs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFormálna verifikáciask
dc.subjectRISC-Vsk
dc.subjectQuesta PropChecksk
dc.subjectkontrola modelusk
dc.subjectSystemVerilog assertionssk
dc.subjectFormal verificationen
dc.subjectRISC-Ven
dc.subjectQuesta PropChecken
dc.subjectmodel checkingen
dc.subjectSystemVerilog assertionsen
dc.titleFormalní verifikace RISC-V procesoru s využitím Questa PropChecksk
dc.title.alternativeFormal verification of RISC-V processor with Questa PropChecken
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2020-06-17cs
dcterms.modified2020-06-18-08:17:37cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid127356en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 14:25:10en
sync.item.modts2025.01.15 18:26:47en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.91 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
46.57 KB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_127356.html
Size:
5.5 KB
Format:
Hypertext Markup Language
Description:
file review_127356.html
Collections