Kodér a dekodér samoopravného kódu pro programovatelné paměti typu ROM

but.committeeprof. Ing. Jaromír Brzobohatý, CSc. (předseda) doc. Ing. Lukáš Fujcik, Ph.D. (místopředseda) RNDr. Ladislav Mareček, CSc. (člen) Ing. Jan Prášek, Ph.D. (člen) Ing. Jiří Starý, Ph.D. (člen)cs
but.defenceStudent seznámil zkušební komisi s řešením své bakalářské práce a zodpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise. Místopředseda komise: Co znamená zkratka ROM? Vaše paměť umožňuje zápis. Student odpovídá, že jeho paměť je ve skutečnosti paměť typu PROM. Místopředseda komise: Co jste myslel redukcí kombinační části návrhu? Student vysvětluje slovně a ilustruje na tabuli. Předseda komise: Co je paměťovou buňkou (technologicky). Student odpovídá. Místopředseda komise: Jak budu vypadat paměť v FPGA? Student odpovídá.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorŠťáva, Martincs
dc.contributor.authorBareš, Jancs
dc.contributor.refereeDvořák, Vojtěchcs
dc.date.created2016cs
dc.description.abstractPráce se zabývá teorií kódování, analyzuje současné skupiny samoopravných kódů a popisuje vlastnosti a parametry vybraných zástupců těchto skupin. Na základě daných kritérií vybírá porovnáním těchto parametrů a vlastností rozšířený Hammingův kód jako vhodný kód pro zabezpečení paměti typu read-only-memory (ROM). Práce popisuje návrh syntetizovatelných modulů kodéru a dekodéru v jazyku VHDL. Dále vysvětluje princip činnosti vytvořené aplikace, která je schopna generovat tyto syntetizovatelné moduly. Pro ověření generovaných modulů vytváří verifikační prostředí, jehož součástí je i model paměti typu ROM, umožňující zápis libovolné chybové hodnoty do paměti. Na závěr provádí automatickou verifikaci generovaných modulů kodéru a dekodéru pro různé šířky vstupního informačního vektoru.cs
dc.description.abstractThis work deals with theory of coding, analyses current groups of error correction codes and describes features and parametres of chosen representatives of these groups. By comparing these parametres along with given criteria it choses extended Hamming code as suitable code for securing read-only-memories (ROM). For this code it choses way of realization of synthetisable modules of coder and decoder and describes their design. The work describes design of synthetizable modules of coder and decoder in VHDL. Then it explains functionality of created application which is able to generate these synthetisable modules. For verification of generated modules it creates authentication environment. Part of this environment is also model of ROM allowing writing of any error value into the memory. In the end it automatically verifies generated modules of coder and decoder with various width of input information vector.en
dc.description.markAcs
dc.identifier.citationBAREŠ, J. Kodér a dekodér samoopravného kódu pro programovatelné paměti typu ROM [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016.cs
dc.identifier.other94110cs
dc.identifier.urihttp://hdl.handle.net/11012/61552
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectSamoopravný kódcs
dc.subjectpaměť ROMcs
dc.subjectSEC-DEDcs
dc.subjectBCH kódcs
dc.subjectrozšířený Hammingův kódcs
dc.subjectoptimalizace kontrolní maticecs
dc.subjectgenerování kodéru a dekodérucs
dc.subjectverifikační prostředícs
dc.subjectverifikacecs
dc.subjectError Correction Codeen
dc.subjectROMen
dc.subjectSEC-DEDen
dc.subjectBCH codeen
dc.subjectextended Hamming dodeen
dc.subjectparity-check matrix optimalizationen
dc.subjectverification environmenten
dc.subjectverificationen
dc.titleKodér a dekodér samoopravného kódu pro programovatelné paměti typu ROMcs
dc.title.alternativeAn Encoder and Decoder of an Error-correction Code for Programmable Read-only Memoriesen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2016-06-14cs
dcterms.modified2024-05-17-12:52:41cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid94110en
sync.item.dbtypeZPen
sync.item.insts2025.03.16 23:45:05en
sync.item.modts2025.01.15 14:57:31en
thesis.disciplineMikroelektronika a technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 5 of 5
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.59 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.pdf
Size:
115.59 KB
Format:
Adobe Portable Document Format
Description:
appendix-1.pdf
Loading...
Thumbnail Image
Name:
appendix-2.zip
Size:
2.24 MB
Format:
zip
Description:
appendix-2.zip
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-Posudek_ved_BP_Bares.pdf
Size:
114.41 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-Posudek_ved_BP_Bares.pdf
Loading...
Thumbnail Image
Name:
review_94110.html
Size:
3.84 KB
Format:
Hypertext Markup Language
Description:
file review_94110.html
Collections