Mikrosonda na platformě Xilinx Zynq

Loading...
Thumbnail Image

Date

Authors

Fukač, Tomáš

Mark

A

Journal Title

Journal ISSN

Volume Title

Publisher

Vysoké učení technické v Brně. Fakulta informačních technologií

ORCID

Abstract

Tato práce se zabývá portováním firmwaru mikrosondy na platformu Xilinx Zynq. Na základě studia tohoto čipu a desky ZE7000, která je tímto čipem osazena, byl vytvořen návrh firmwaru, který pro komunikaci mezi hardwarem FPGA a softwarem využívá RSoC Framework, který poskytuje podporu pro propojení aplikací běžících na procesorech (ARM Cortex-A9 MPCore) a součástmi, které se nachází v FPGA.
This work describes portation of microprobe firmware to Xilinx Zynq platform. Based on the study of the target platform of board ZE7000 was created a draft of firmware. RSoC Framework provides interconnections between programmable logic (FPGA) and operating system. With this framework we can find an abstract and universal way to develop applications that are accelerated in the FPGA and running in Linux operating system.

Description

Citation

FUKAČ, T. Mikrosonda na platformě Xilinx Zynq [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2014.

Document type

Document version

Date of access to the full text

Language of document

cs

Study field

Informační technologie

Comittee

prof. Ing. Lukáš Sekanina, Ph.D. (předseda) doc. RNDr. Jitka Kreslíková, CSc. (místopředseda) doc. Ing. Tomáš Martínek, Ph.D. (člen) Ing. Jaroslav Rozman, Ph.D. (člen) doc. Ing. Michal Španěl, Ph.D. (člen)

Date of acceptance

2014-06-19

Defence

Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm A. Otázky u obhajoby: Bylo by možné na nové mikrosondě zabezpečit odposlech ze všech 4 síťových rozhraní připojených k FPGA? Jak by se to projevilo na využitých zdrojích FPGA části platformy Xilinx Zynq?

Result of defence

práce byla úspěšně obhájena

DOI

Collections

Endorsement

Review

Supplemented By

Referenced By

Citace PRO