Proprietární komunikační protokol pro přenos dat mezi FPGA a PC
but.committee | doc. Ing. Lukáš Fujcik, Ph.D. (předseda) prof. Ing. Jan Leuchter, Ph.D. (místopředseda) doc. Ing. Petr Křivík, Ph.D. (člen) Ing. Imrich Gablech, Ph.D. (člen) Ing. Alexandr Otáhal, Ph.D. (člen) | cs |
but.defence | Student seznámil komisi se svou bakalářskou prací. Prezentoval dosažené výsledky a proběhla diskuze na dané téma BP. Následně student zodpověděl všechny otázky oponenta i členů komise. | cs |
but.jazyk | čeština (Czech) | |
but.program | Mikroelektronika a technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Dvořák, Vojtěch | cs |
dc.contributor.author | Beneš, David | cs |
dc.contributor.referee | Pavlík, Michal | cs |
dc.date.created | 2022 | cs |
dc.description.abstract | Tato práce se zabývá návrhem a implementací komunikačního protokolu, který umožňuje přenášet data mezi PC a FPGA. Protokol podporuje funkce jako jsou zápis, čtení a zápis se čtením do paměti. Další funkcí je autonomní přenos dat získaných z telemetrie. V teoretické části této práce je popsán komunikační kanál, který je využit pro přenos paketů. V praktické části jsou nadefinovány jednotlivé pakety a protokol je zpracován v podobě knihovny na straně PC a v podobě modulu na straně FPGA. | cs |
dc.description.abstract | This thesis deals with the design and implementation of a communication protocol which allows for data transfer between a PC and an FPGA. The designed protocol supports functions such as ´write´, ´read´ and ´write with a confirmation´ with a memory. Another supported function is autonomous transfer of telemetry data from an FPGA to a PC. Described in the theoretical part of the thesis, is the communication channel that is used for packet transfer. In the practical part are defined the packets and the protocol is implemented on PC in the form of a library and as a module on FPGA. | en |
dc.description.mark | A | cs |
dc.identifier.citation | BENEŠ, D. Proprietární komunikační protokol pro přenos dat mezi FPGA a PC [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2022. | cs |
dc.identifier.other | 142772 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/205826 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | FPGA | cs |
dc.subject | USB 2.0 | cs |
dc.subject | komunikace s FPGA | cs |
dc.subject | komunikační protokol | cs |
dc.subject | Python | cs |
dc.subject | FPGA | en |
dc.subject | USB 2.0 | en |
dc.subject | communication with FPGA | en |
dc.subject | communication protocol | en |
dc.subject | Python | en |
dc.title | Proprietární komunikační protokol pro přenos dat mezi FPGA a PC | cs |
dc.title.alternative | Proprietary communication protocol for data transfer between FPGA and PC | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2022-06-15 | cs |
dcterms.modified | 2022-06-17-08:56:40 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 142772 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.17 16:25:48 | en |
sync.item.modts | 2025.01.17 10:01:47 | en |
thesis.discipline | bez specializace | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 1.76 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_142772.html
- Size:
- 6.23 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_142772.html