Implementace přijímače a vysílače protokolu RMAP do FPGA

but.committeedoc. Ing. Jiří Háze, Ph.D. (předseda) doc. Ing. Roman Šotner, Ph.D. (místopředseda) doc. Ing. František Urban, CSc. (člen) doc. Ing. Alexandr Knápek, Ph.D. (člen) prof. Ing. et Ing. Fabian Khateb, Ph.D. et Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi s řešením své diplomové práce a zodpověděl na otázky oponenta. Otázky komise: Co je to Endianita? V jakém kontextu používáte behavionární model a jak k němu přistupujete? Student odpovídal na otázky komise velmi rychle.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorDvořák, Vojtěchcs
dc.contributor.authorWalletzký, Ondřejcs
dc.contributor.refereeFujcik, Lukášcs
dc.date.created2017cs
dc.description.abstractPráce se zabývá návrhem a implementací řadičů protokolu RMAP používaného pro přístup do paměti mezi koncovými uzly sítě SpaceWire. V teoretické části seznamuje se sítí SpaceWire, poté podrobně popisuje protokol RMAP a sběrnicové rozhraní AMBA AHB. Praktická část se věnuje návrhu architektury řadičů zmíněného protokolu na základě standardů protokolu RMAP a sběrnice AMBA AHB. Na základě navržené architektury se pak věnuje návrhu dílčích bloků. Následně popisuje použité metody verifikace navržených řadičů a jejich testování v cílovém obvodu FPGA. Nakonec analyzuje maximální frekvenci řadičů a jejich požadavky na zdroje cílového obvodu FPGA na základě odhadů syntézy.cs
dc.description.abstractThe thesis deals with design and implementation of controllers for the RMAP protocol, which is used by SpaceWire network endpoints to access memory contents of another endpoint. The theoretical research introduces concepts of the SpaceWire network, then describes the RMAP protocol and the AMBA AHB bus interface in detail. The practical part of this thesis then uses this information to design and implement controllers for the RMAP protocol. It first defines an architecture of these controllers, then describes design of individual blocks based on this architecture. As a next step, the thesis describes methods used to verify designed controllers and to test these controllers in an FPGA chip. Finally, an analysis of maximum frequency and usage of FPGA resources is done based on estimates provided by the synthesis tool.en
dc.description.markAcs
dc.identifier.citationWALLETZKÝ, O. Implementace přijímače a vysílače protokolu RMAP do FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2017.cs
dc.identifier.other102963cs
dc.identifier.urihttp://hdl.handle.net/11012/66025
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectRMAPcs
dc.subjectSpaceWirecs
dc.subjectiniciátorcs
dc.subjectcílový uzelcs
dc.subjectVHDLcs
dc.subjectSystemVerilogcs
dc.subjectAMBAcs
dc.subjectAHBcs
dc.subjectDMAcs
dc.subjectverifikacecs
dc.subjectRMAPen
dc.subjectSpaceWireen
dc.subjectInitiatoren
dc.subjectTargeten
dc.subjectVHDLen
dc.subjectSystemVerilogen
dc.subjectAMBAen
dc.subjectAHBen
dc.subjectDMAen
dc.subjectverificationen
dc.titleImplementace přijímače a vysílače protokolu RMAP do FPGAcs
dc.title.alternativeFPGA Implementation of RMAP Initiator and Targeten
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2017-06-07cs
dcterms.modified2017-06-08-15:30:35cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid102963en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:29:47en
sync.item.modts2025.01.15 19:13:40en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.42 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.pdf
Size:
848.98 KB
Format:
Adobe Portable Document Format
Description:
appendix-1.pdf
Loading...
Thumbnail Image
Name:
review_102963.html
Size:
5.93 KB
Format:
Hypertext Markup Language
Description:
file review_102963.html
Collections