Implementace přijímače a vysílače protokolu RMAP do FPGA
but.committee | doc. Ing. Jiří Háze, Ph.D. (předseda) doc. Ing. Roman Šotner, Ph.D. (místopředseda) doc. Ing. František Urban, CSc. (člen) doc. Ing. Alexandr Knápek, Ph.D. (člen) prof. Ing. et Ing. Fabian Khateb, Ph.D. et Ph.D. (člen) | cs |
but.defence | Student seznámil státní zkušební komisi s řešením své diplomové práce a zodpověděl na otázky oponenta. Otázky komise: Co je to Endianita? V jakém kontextu používáte behavionární model a jak k němu přistupujete? Student odpovídal na otázky komise velmi rychle. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Dvořák, Vojtěch | cs |
dc.contributor.author | Walletzký, Ondřej | cs |
dc.contributor.referee | Fujcik, Lukáš | cs |
dc.date.created | 2017 | cs |
dc.description.abstract | Práce se zabývá návrhem a implementací řadičů protokolu RMAP používaného pro přístup do paměti mezi koncovými uzly sítě SpaceWire. V teoretické části seznamuje se sítí SpaceWire, poté podrobně popisuje protokol RMAP a sběrnicové rozhraní AMBA AHB. Praktická část se věnuje návrhu architektury řadičů zmíněného protokolu na základě standardů protokolu RMAP a sběrnice AMBA AHB. Na základě navržené architektury se pak věnuje návrhu dílčích bloků. Následně popisuje použité metody verifikace navržených řadičů a jejich testování v cílovém obvodu FPGA. Nakonec analyzuje maximální frekvenci řadičů a jejich požadavky na zdroje cílového obvodu FPGA na základě odhadů syntézy. | cs |
dc.description.abstract | The thesis deals with design and implementation of controllers for the RMAP protocol, which is used by SpaceWire network endpoints to access memory contents of another endpoint. The theoretical research introduces concepts of the SpaceWire network, then describes the RMAP protocol and the AMBA AHB bus interface in detail. The practical part of this thesis then uses this information to design and implement controllers for the RMAP protocol. It first defines an architecture of these controllers, then describes design of individual blocks based on this architecture. As a next step, the thesis describes methods used to verify designed controllers and to test these controllers in an FPGA chip. Finally, an analysis of maximum frequency and usage of FPGA resources is done based on estimates provided by the synthesis tool. | en |
dc.description.mark | A | cs |
dc.identifier.citation | WALLETZKÝ, O. Implementace přijímače a vysílače protokolu RMAP do FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2017. | cs |
dc.identifier.other | 102963 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/66025 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | RMAP | cs |
dc.subject | SpaceWire | cs |
dc.subject | iniciátor | cs |
dc.subject | cílový uzel | cs |
dc.subject | VHDL | cs |
dc.subject | SystemVerilog | cs |
dc.subject | AMBA | cs |
dc.subject | AHB | cs |
dc.subject | DMA | cs |
dc.subject | verifikace | cs |
dc.subject | RMAP | en |
dc.subject | SpaceWire | en |
dc.subject | Initiator | en |
dc.subject | Target | en |
dc.subject | VHDL | en |
dc.subject | SystemVerilog | en |
dc.subject | AMBA | en |
dc.subject | AHB | en |
dc.subject | DMA | en |
dc.subject | verification | en |
dc.title | Implementace přijímače a vysílače protokolu RMAP do FPGA | cs |
dc.title.alternative | FPGA Implementation of RMAP Initiator and Target | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2017-06-07 | cs |
dcterms.modified | 2017-06-08-15:30:35 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 102963 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:29:47 | en |
sync.item.modts | 2025.01.15 19:13:40 | en |
thesis.discipline | Mikroelektronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 1.42 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- appendix-1.pdf
- Size:
- 848.98 KB
- Format:
- Adobe Portable Document Format
- Description:
- appendix-1.pdf
Loading...
- Name:
- review_102963.html
- Size:
- 5.93 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_102963.html