Vytvoření modelů procesorů pomocí ADL jazyka

but.committeeprof. Ing. Lukáš Sekanina, Ph.D. (předseda) prof. Ing. Miroslav Švéda, CSc. (místopředseda) Ing. František Grézl, Ph.D. (člen) Ing. Martin Hrubý, Ph.D. (člen) doc. Ing. Jiří Jaroš, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm D. Otázky u obhajoby: Sručně popište, jakým způsobem byste postupoval, kdybyste chtěl rozšířit stávající modely procesorů o modely s přesností na úrovni cyklů ( cycle-accurate model ). Jaké výhody by toto rozšíření přineslo?cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorHruška, Tomášcs
dc.contributor.authorSteinhauser, Dominikcs
dc.contributor.refereeHynek, Jiřícs
dc.date.created2015cs
dc.description.abstractCílem této bakalářské práce je vytvoření modelů dvou procesoru Tensilica Xtensa a Sparc Leon na instrukční úrovni. Modely byly implementovány v ADL jazyku CodAL. Vývoj simulace a testování probíhalo ve vývojovém prostředí Codasip Studiu. Aplikačně specifické procesory mohou být vyvíjeny od začátku, nebo je možné pouze upravit již navrhnutý procesor, aby lépe vyhovoval dané aplikaci. Mnou vytvořené modely budou přidány do portfolia firmy Codasip, které budou moci uživatelé Codasip Studia používat či upravovat. Výsledkem jsou otestované funkční modely těchto procesorů, pro které lze vygenerovat simulátor, assembler i překladač jazyka C. Modely byly porovnány pomocí několika Benchmark testů a výsledky porovnání byly vyhodnoceny.cs
dc.description.abstractGoal of this bachelor thesis is to create instruction level models of two processors Tensilica Xtensa and Sparc Leon. Models were implemented in CodAL language. Development, simulation and testing took place in Codasip Studio, an IDE developed by Codasip company. Application Specific Instruction-Set Processors can be implemented from scratch or already implemented processor can be modified to meet needs of specific aplication. My models will be added to portfolio of Codasip company to be used and modified by the user of Codasip Studio. Result of this work are tested models of these two processors. Simulator, assembler and C language compiler of these processors can be generated. Models were compared by several Benchmark tests and results were analyzed.en
dc.description.markDcs
dc.identifier.citationSTEINHAUSER, D. Vytvoření modelů procesorů pomocí ADL jazyka [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2015.cs
dc.identifier.other88785cs
dc.identifier.urihttp://hdl.handle.net/11012/52463
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectProcesorcs
dc.subjectADLcs
dc.subjectCodasipcs
dc.subjectXtensacs
dc.subjectSparccs
dc.subjectmodelovánícs
dc.subjectsimulacecs
dc.subjectCodALcs
dc.subjectProcessoren
dc.subjectADLen
dc.subjectCodasipen
dc.subjectXtensaen
dc.subjectSparcen
dc.subjectmodelingen
dc.subjectsimulationen
dc.subjectCodALen
dc.titleVytvoření modelů procesorů pomocí ADL jazykacs
dc.title.alternativeProcessor Models Creation Using ADL Languageen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2015-06-15cs
dcterms.modified2020-05-10-16:12:13cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid88785en
sync.item.dbtypeZPen
sync.item.insts2025.03.18 18:50:52en
sync.item.modts2025.01.15 23:15:33en
thesis.disciplineInformační technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav informačních systémůcs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
698.09 KB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-17842_v.pdf
Size:
85.3 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-17842_v.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-17842_o.pdf
Size:
128.04 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-17842_o.pdf
Loading...
Thumbnail Image
Name:
review_88785.html
Size:
1.44 KB
Format:
Hypertext Markup Language
Description:
file review_88785.html
Collections