Vytvoření modelů procesorů pomocí ADL jazyka
but.committee | prof. Ing. Lukáš Sekanina, Ph.D. (předseda) prof. Ing. Miroslav Švéda, CSc. (místopředseda) Ing. František Grézl, Ph.D. (člen) Ing. Martin Hrubý, Ph.D. (člen) doc. Ing. Jiří Jaroš, Ph.D. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm D. Otázky u obhajoby: Sručně popište, jakým způsobem byste postupoval, kdybyste chtěl rozšířit stávající modely procesorů o modely s přesností na úrovni cyklů ( cycle-accurate model ). Jaké výhody by toto rozšíření přineslo? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Hruška, Tomáš | cs |
dc.contributor.author | Steinhauser, Dominik | cs |
dc.contributor.referee | Hynek, Jiří | cs |
dc.date.created | 2015 | cs |
dc.description.abstract | Cílem této bakalářské práce je vytvoření modelů dvou procesoru Tensilica Xtensa a Sparc Leon na instrukční úrovni. Modely byly implementovány v ADL jazyku CodAL. Vývoj simulace a testování probíhalo ve vývojovém prostředí Codasip Studiu. Aplikačně specifické procesory mohou být vyvíjeny od začátku, nebo je možné pouze upravit již navrhnutý procesor, aby lépe vyhovoval dané aplikaci. Mnou vytvořené modely budou přidány do portfolia firmy Codasip, které budou moci uživatelé Codasip Studia používat či upravovat. Výsledkem jsou otestované funkční modely těchto procesorů, pro které lze vygenerovat simulátor, assembler i překladač jazyka C. Modely byly porovnány pomocí několika Benchmark testů a výsledky porovnání byly vyhodnoceny. | cs |
dc.description.abstract | Goal of this bachelor thesis is to create instruction level models of two processors Tensilica Xtensa and Sparc Leon. Models were implemented in CodAL language. Development, simulation and testing took place in Codasip Studio, an IDE developed by Codasip company. Application Specific Instruction-Set Processors can be implemented from scratch or already implemented processor can be modified to meet needs of specific aplication. My models will be added to portfolio of Codasip company to be used and modified by the user of Codasip Studio. Result of this work are tested models of these two processors. Simulator, assembler and C language compiler of these processors can be generated. Models were compared by several Benchmark tests and results were analyzed. | en |
dc.description.mark | D | cs |
dc.identifier.citation | STEINHAUSER, D. Vytvoření modelů procesorů pomocí ADL jazyka [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2015. | cs |
dc.identifier.other | 88785 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/52463 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Procesor | cs |
dc.subject | ADL | cs |
dc.subject | Codasip | cs |
dc.subject | Xtensa | cs |
dc.subject | Sparc | cs |
dc.subject | modelování | cs |
dc.subject | simulace | cs |
dc.subject | CodAL | cs |
dc.subject | Processor | en |
dc.subject | ADL | en |
dc.subject | Codasip | en |
dc.subject | Xtensa | en |
dc.subject | Sparc | en |
dc.subject | modeling | en |
dc.subject | simulation | en |
dc.subject | CodAL | en |
dc.title | Vytvoření modelů procesorů pomocí ADL jazyka | cs |
dc.title.alternative | Processor Models Creation Using ADL Language | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2015-06-15 | cs |
dcterms.modified | 2020-05-10-16:12:13 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 88785 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.18 18:50:52 | en |
sync.item.modts | 2025.01.15 23:15:33 | en |
thesis.discipline | Informační technologie | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav informačních systémů | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 4 of 4
Loading...
- Name:
- final-thesis.pdf
- Size:
- 698.09 KB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- Posudek-Vedouci prace-17842_v.pdf
- Size:
- 85.3 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Vedouci prace-17842_v.pdf
Loading...
- Name:
- Posudek-Oponent prace-17842_o.pdf
- Size:
- 128.04 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Oponent prace-17842_o.pdf
Loading...
- Name:
- review_88785.html
- Size:
- 1.44 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_88785.html