Digitální osciloskop na bázi obvodů FPGA
| but.committee | doc. Ing. Josef Schwarz, CSc. (předseda) doc. Ing. Zdeněk Kotásek, CSc. (místopředseda) doc. Ing. Peter Chudý, Ph.D., MBA (člen) Ing. Zbyněk Křivka, Ph.D. (člen) Ing. Filip Orság, Ph.D. (člen) | cs |
| but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm " A ". Otázky u obhajoby: Můžete komentovat kvalitu výstupů uvedených v příloze H4? Vzhledem k rozlišovací schopnosti osciloskopu (min. 20x vyšší, než-li frekvence zkoumaných průběhů) bych očekával hladší výstupy. Nebylo by výhodnější namísto oscilátoru o vysoké frekvencí využít nižší frekvenci a obvod FPGA pro generování vzorkovacího signálu? | cs |
| but.jazyk | čeština (Czech) | |
| but.program | Informační technologie | cs |
| but.result | práce byla úspěšně obhájena | cs |
| dc.contributor.advisor | Šimek, Václav | cs |
| dc.contributor.author | Kremel, Bruno | cs |
| dc.contributor.referee | Vašíček, Zdeněk | cs |
| dc.date.created | 2013 | cs |
| dc.description.abstract | Cílem této práce je vytvoření digitálního paměťového osciloskopu s logickým analyzátorem tzv. osciloskop pro smíšené signály s využitím obvodů FPGA. Práce popisuje vývoj FPGA kitu jakožto digitální části zařízení. Dále popisuje vývoj analogové části osciloskopu, kde se práce zaměřuje na simulaci vstupních obvodů s využitím modelu osciloskopické sondy, umožňující zjistit předpokládané parametry osciloskopu jako celku. Nakonec je popsán vývoj příslušného firmwarového a softwarového vybavení. Zařízení bylo realizováno s úspěšným dosažením stanovených cílů. | cs |
| dc.description.abstract | The purpose of this thesis is to create a digital storage oscilloscope with logic analyzer so-called Mixed-Signal Oscilloscope utilizing FPGA circuits. Thesis covers development of a FPGA kit as digital circuit of device. Furthermore it covers development of analog circuits, where main focus is to simulate input circuits utilizing model of oscilloscope probe, giving expected parameters of oscilloscope. Finally, thesis covers development of necessary firmware and software. The device has been implemented successfully achieving specified goals. | en |
| dc.description.mark | A | cs |
| dc.identifier.citation | KREMEL, B. Digitální osciloskop na bázi obvodů FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2013. | cs |
| dc.identifier.other | 79286 | cs |
| dc.identifier.uri | http://hdl.handle.net/11012/55031 | |
| dc.language.iso | cs | cs |
| dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
| dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
| dc.subject | osciloskop pro smíšené signály | cs |
| dc.subject | FPGA | cs |
| dc.subject | USB | cs |
| dc.subject | Mixed-Signal Oscilloscope | en |
| dc.subject | FPGA | en |
| dc.subject | USB | en |
| dc.title | Digitální osciloskop na bázi obvodů FPGA | cs |
| dc.title.alternative | Digital Oscilloscope Using FPGA Circuits | en |
| dc.type | Text | cs |
| dc.type.driver | bachelorThesis | en |
| dc.type.evskp | bakalářská práce | cs |
| dcterms.dateAccepted | 2013-06-10 | cs |
| dcterms.modified | 2020-05-10-16:11:09 | cs |
| eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
| sync.item.dbid | 79286 | en |
| sync.item.dbtype | ZP | en |
| sync.item.insts | 2025.03.18 18:00:59 | en |
| sync.item.modts | 2025.01.15 22:14:02 | en |
| thesis.discipline | Informační technologie | cs |
| thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémů | cs |
| thesis.level | Bakalářský | cs |
| thesis.name | Bc. | cs |
