Generátor budicích signálů pro analogové měřicí účely

but.committeeprof. Ing. Vladislav Musil, CSc. (předseda) doc. Ing. Ivan Szendiuch, CSc. (místopředseda) Ing. Radim Šneidr (člen) doc. Ing. Vilém Kledrowetz, Ph.D. (člen) Ing. Jiří Špinka (člen)cs
but.defenceStudent seznámil státní zkušební komisi s cílem a řešením své bakalářské práce a zodpověděl otázky a připomínky oponenta. Otázky k diskuzi: ... Rozlišení harmonického signálu? (prakticky to neměřil - zodpověděl teoreticky)... Zkoušel jste si udělat spektrum signálu a následně analogového výstupu? (analog je znehodnocen fázovou modulací)... Řešil jste kompenzaci ofsetu? (návrh řešení)...cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorFujcik, Lukášcs
dc.contributor.authorGottwald, Petrcs
dc.contributor.refereeBohrn, Marekcs
dc.date.created2014cs
dc.description.abstractCílem této bakalářské práce je návrh číslicového generátoru funkcí, jehož jádrem je FPGA obvod XC3S200A firmy Xilinx. Generátor slouží ke generování harmonického, trojúhelníkového a obdélníkového signálu pro analogové měřící účely. V teoretické části práce jsou diskutovány základy spektrální analýzy, digitálně - analogový převod a tři nejpoužívanější metody v oblasti číslicového generování signálů (DDS, PWM, sigma-delta). V praktické části jsou navrženy jednotlivé bloky DDS generátoru a popsány pomocí jazyka VHDL. Generátor je navržen pro ovládání z osobního počítače přes rozhraní USB. Dále byly navrženy analogové výstupní obvody a vytvořena obslužná aplikace na straně počítače PC. V závěrečné části jsou výsledky simulací podrobeny srovnání se skutečnými naměřenými hodnotami parametrů generovaných signálů.cs
dc.description.abstractThe purpose of this bachelor thesis is the design of Xilinx XC3S200A FPGA-based, digital function generator for generating of sine waves, triangular waves and rectangular waves for evaluation of analog circuit characteristics. In the theoretical section of the thesis, basics of spectral analysis, digital-to-analog conversion and three most often used methods for digital signal synthesis (DDS, PWM, sigma-delta) are discussed. In the practical section of the thesis, DDS generator blocks are designed and described in VHDL language. The generator is intended to be fully controllable from PC computer via USB interface. PC control application was also designed. Analog circuits needed for output signal conditioning were designed and simulated. Simulation results are compared with measurement results in the final section of this thesis.en
dc.description.markAcs
dc.identifier.citationGOTTWALD, P. Generátor budicích signálů pro analogové měřicí účely [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014.cs
dc.identifier.other74188cs
dc.identifier.urihttp://hdl.handle.net/11012/34168
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectsyntéza signálůcs
dc.subjectspektrum signálucs
dc.subjectpřímá digitální syntézacs
dc.subjectpulzně-šířková modulacecs
dc.subjectčíslicové generování signálůcs
dc.subjectFPGAcs
dc.subjectVHDLcs
dc.subjectsignal synthesisen
dc.subjectsignal spectraen
dc.subjectDirect Digital Synthesisen
dc.subjectPulse Width Modulationen
dc.subjectdigital generating of signalsen
dc.subjectFPGAen
dc.subjectVHDLen
dc.titleGenerátor budicích signálů pro analogové měřicí účelycs
dc.title.alternativeSignal generator for analog measurement approachen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2014-06-16cs
dcterms.modified2014-06-19-08:27:28cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid74188en
sync.item.dbtypeZPen
sync.item.insts2025.03.16 13:30:59en
sync.item.modts2025.01.17 09:40:50en
thesis.disciplineMikroelektronika a technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
3.65 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
5.87 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_74188.html
Size:
5.71 KB
Format:
Hypertext Markup Language
Description:
file review_74188.html
License bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed upon to submission
Description:
Collections