Generátor budicích signálů pro analogové měřicí účely
but.committee | prof. Ing. Vladislav Musil, CSc. (předseda) doc. Ing. Ivan Szendiuch, CSc. (místopředseda) Ing. Radim Šneidr (člen) doc. Ing. Vilém Kledrowetz, Ph.D. (člen) Ing. Jiří Špinka (člen) | cs |
but.defence | Student seznámil státní zkušební komisi s cílem a řešením své bakalářské práce a zodpověděl otázky a připomínky oponenta. Otázky k diskuzi: ... Rozlišení harmonického signálu? (prakticky to neměřil - zodpověděl teoreticky)... Zkoušel jste si udělat spektrum signálu a následně analogového výstupu? (analog je znehodnocen fázovou modulací)... Řešil jste kompenzaci ofsetu? (návrh řešení)... | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Fujcik, Lukáš | cs |
dc.contributor.author | Gottwald, Petr | cs |
dc.contributor.referee | Bohrn, Marek | cs |
dc.date.created | 2014 | cs |
dc.description.abstract | Cílem této bakalářské práce je návrh číslicového generátoru funkcí, jehož jádrem je FPGA obvod XC3S200A firmy Xilinx. Generátor slouží ke generování harmonického, trojúhelníkového a obdélníkového signálu pro analogové měřící účely. V teoretické části práce jsou diskutovány základy spektrální analýzy, digitálně - analogový převod a tři nejpoužívanější metody v oblasti číslicového generování signálů (DDS, PWM, sigma-delta). V praktické části jsou navrženy jednotlivé bloky DDS generátoru a popsány pomocí jazyka VHDL. Generátor je navržen pro ovládání z osobního počítače přes rozhraní USB. Dále byly navrženy analogové výstupní obvody a vytvořena obslužná aplikace na straně počítače PC. V závěrečné části jsou výsledky simulací podrobeny srovnání se skutečnými naměřenými hodnotami parametrů generovaných signálů. | cs |
dc.description.abstract | The purpose of this bachelor thesis is the design of Xilinx XC3S200A FPGA-based, digital function generator for generating of sine waves, triangular waves and rectangular waves for evaluation of analog circuit characteristics. In the theoretical section of the thesis, basics of spectral analysis, digital-to-analog conversion and three most often used methods for digital signal synthesis (DDS, PWM, sigma-delta) are discussed. In the practical section of the thesis, DDS generator blocks are designed and described in VHDL language. The generator is intended to be fully controllable from PC computer via USB interface. PC control application was also designed. Analog circuits needed for output signal conditioning were designed and simulated. Simulation results are compared with measurement results in the final section of this thesis. | en |
dc.description.mark | A | cs |
dc.identifier.citation | GOTTWALD, P. Generátor budicích signálů pro analogové měřicí účely [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014. | cs |
dc.identifier.other | 74188 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/34168 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | syntéza signálů | cs |
dc.subject | spektrum signálu | cs |
dc.subject | přímá digitální syntéza | cs |
dc.subject | pulzně-šířková modulace | cs |
dc.subject | číslicové generování signálů | cs |
dc.subject | FPGA | cs |
dc.subject | VHDL | cs |
dc.subject | signal synthesis | en |
dc.subject | signal spectra | en |
dc.subject | Direct Digital Synthesis | en |
dc.subject | Pulse Width Modulation | en |
dc.subject | digital generating of signals | en |
dc.subject | FPGA | en |
dc.subject | VHDL | en |
dc.title | Generátor budicích signálů pro analogové měřicí účely | cs |
dc.title.alternative | Signal generator for analog measurement approach | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2014-06-16 | cs |
dcterms.modified | 2014-06-19-08:27:28 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 74188 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.16 13:30:59 | en |
sync.item.modts | 2025.01.17 09:40:50 | en |
thesis.discipline | Mikroelektronika a technologie | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 3.65 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_74188.html
- Size:
- 5.71 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_74188.html
License bundle
1 - 1 of 1
Loading...
- Name:
- license.txt
- Size:
- 1.71 KB
- Format:
- Item-specific license agreed upon to submission
- Description: