Simulátor logických obvodů
but.committee | prof. Dr. Ing. Jan Černocký (předseda) doc. RNDr. Jitka Kreslíková, CSc. (místopředseda) Ing. Vítězslav Beran, Ph.D. (člen) doc. Mgr. Lukáš Holík, Ph.D. (člen) Ing. Josef Strnadel, Ph.D. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm A. Otázky u obhajoby: Objasněte pojem "výstupní větvení" použitý v tabulce 2.1 a konvenci názvu signálu doplněného symbolem ~. Nabízí Vaše aplikace možnost simulace obvodů bez vizuální odezvy (tj. po nastavení vstupů se v co nejkratším čase zobrazí hodnoty na výstupech)? V čem by spočívala úprava pro dosažení tohoto chování? Do jaké míry může výše uvedená úprava ovlivnit výkonnost simulace? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Vašíček, Zdeněk | cs |
dc.contributor.author | Kunovský, Tomáš | cs |
dc.contributor.referee | Bidlo, Michal | cs |
dc.date.accessioned | 2023-07-17T08:59:31Z | |
dc.date.available | 2023-06-11 | cs |
dc.date.available | 2023-07-17T08:59:31Z | |
dc.date.created | 2013 | cs |
dc.description.abstract | Cílem této práce je navrhnout online systém pro podporu výuky hardwarově orientovaných kursů, který bude dovolovat demonstrovat základní principy číslicových obvodů, a to zejména jednoduchých a komplexních kombinačních a sekvenčním obvodů. V této práci je dále podrobněji rozebrána simulace obvodů na logické úrovni. Implementace je provedena v HTML5 Canvas a jazyku PHP. | cs |
dc.description.abstract | The goal of this work is to design an online system, to support the teaching of hardware-oriented courses, which will be capable of demonstrating the basic principles of digital circuits, mainly simple and complex combinational and sequential circuits. Furthermore the document closely analyses the simulation of circuits at the logical level. The created system was implemented in HTML5 Canvas and PHP. | en |
dc.description.mark | A | cs |
dc.identifier.citation | KUNOVSKÝ, T. Simulátor logických obvodů [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2013. | cs |
dc.identifier.other | 79406 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/54916 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Přístup k plnému textu prostřednictvím internetu byl licenční smlouvou omezen na dobu 10 roku/let | cs |
dc.subject | uspořádání po úrovních | cs |
dc.subject | rozdělení obvodu do úrovní | cs |
dc.subject | interpretovaná simulace | cs |
dc.subject | tabulka hradel | cs |
dc.subject | tabulka signálů | cs |
dc.subject | kompilovaná simulace | cs |
dc.subject | sekvenční obvody | cs |
dc.subject | simulace řízená událostmi | cs |
dc.subject | časová mapa | cs |
dc.subject | transportní zpoždění | cs |
dc.subject | inerciální zpoždění | cs |
dc.subject | prioritní fronta | cs |
dc.subject | synchronní obvody | cs |
dc.subject | asynchronní obvody | cs |
dc.subject | uživatelské rozhraní | cs |
dc.subject | HTML5 | cs |
dc.subject | levelized simulation | en |
dc.subject | levelization | en |
dc.subject | interpreted simulation | en |
dc.subject | gate table | en |
dc.subject | signal table | en |
dc.subject | compiled simulation | en |
dc.subject | sequential circuits | en |
dc.subject | event driven simulation | en |
dc.subject | timing wheel | en |
dc.subject | transport delay | en |
dc.subject | inertial delay | en |
dc.subject | priority queue | en |
dc.subject | synchronous circuits | en |
dc.subject | asynchronous circuits | en |
dc.subject | user interface | en |
dc.subject | HTML5 | en |
dc.title | Simulátor logických obvodů | cs |
dc.title.alternative | Logic Circuit Simulator | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2013-06-11 | cs |
dcterms.modified | 2020-05-10-16:11:15 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 79406 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2023.07.17 10:59:31 | en |
sync.item.modts | 2023.07.17 09:49:56 | en |
thesis.discipline | Informační technologie | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémů | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 1 of 1
Loading...
- Name:
- review_79406.html
- Size:
- 1.43 KB
- Format:
- Hypertext Markup Language
- Description:
- review_79406.html