Návrh analogových obvodů s nízkým napájecím napětím a nízkým příkonem

but.committeeprof. Ing. Vladislav Musil, CSc. (předseda) prof. Ing. Jaroslav Boušek, CSc. (člen) prof. Ing. Daniela Ďuračková, CSc. - oponentka (člen) doc. Dr. Ing. Pavel Horský - oponent (člen) prof. RNDr. Vladislav Navrátil, CSc. (člen) doc. Ing. Jan Maschke, CSc. (člen)cs
but.jazykangličtina (English)
but.programElektrotechnika a komunikační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKhateb, Fabianen
dc.contributor.authorAlsibai, Ziaden
dc.contributor.refereeHorský, Pavelen
dc.contributor.refereeĎuračková, Danielaen
dc.date.created2014cs
dc.description.abstractDisertační práce je zaměřena na výzkum nejběžnějších metod, které se využívají při návrhu analogových obvodů s využití nízkonapěťových (LV) a nízkopříkonových (LP) struktur. Tyto LV LP obvody mohou být vytvořeny díky vyspělým technologiím nebo také využitím pokročilých technik návrhu. Disertační práce se zabývá právě pokročilými technikami návrhu, především pak nekonvenčními. Mezi tyto techniky patří využití prvků s řízeným substrátem (bulk-driven - BD), s plovoucím hradlem (floating-gate - FG), s kvazi plovoucím hradlem (quasi-floating-gate - QFG), s řízeným substrátem s plovoucím hradlem (bulk-driven floating-gate - BD-FG) a s řízeným substrátem s kvazi plovoucím hradlem (quasi-floating-gate - BD-QFG). Práce je také orientována na možné způsoby implementace známých a moderních aktivních prvků pracujících v napěťovém, proudovém nebo mix-módu. Mezi tyto prvky lze začlenit zesilovače typu OTA (operational transconductance amplifier), CCII (second generation current conveyor), FB-CCII (fully-differential second generation current conveyor), FB-DDA (fully-balanced differential difference amplifier), VDTA (voltage differencing transconductance amplifier), CC-CDBA (current-controlled current differencing buffered amplifier) a CFOA (current feedback operational amplifier). Za účelem potvrzení funkčnosti a chování výše zmíněných struktur a prvků byly vytvořeny příklady aplikací, které simulují usměrňovací a induktanční vlastnosti diody, dále pak filtry dolní propusti, pásmové propusti a také univerzální filtry. Všechny aktivní prvky a příklady aplikací byly ověřeny pomocí PSpice simulací s využitím parametrů technologie 0,18 m TSMC CMOS. Pro ilustraci přesného a účinného chování struktur je v disertační práci zahrnuto velké množství simulačních výsledků.en
dc.description.abstractThe dissertation thesis is aiming at examining the most common methods adopted by analog circuits' designers in order to achieve low voltage (LV) low power (LP) configurations. The capability of LV LP operation could be achieved either by developed technologies or by design techniques. The thesis is concentrating upon design techniques, especially the non–conventional ones which are bulk–driven (BD), floating–gate (FG), quasi–floating–gate (QFG), bulk–driven floating–gate (BD–FG) and bulk–driven quasi–floating–gate (BD–QFG) techniques. The thesis also looks at ways of implementing structures of well–known and modern active elements operating in voltage–, current–, and mixed–mode such as operational transconductance amplifier (OTA), second generation current conveyor (CCII), fully–differential second generation current conveyor (FB–CCII), fully–balanced differential difference amplifier (FB–DDA), voltage differencing transconductance amplifier (VDTA), current–controlled current differencing buffered amplifier (CC–CDBA) and current feedback operational amplifier (CFOA). In order to confirm the functionality and behavior of these configurations and elements, they have been utilized in application examples such as diode–less rectifier and inductance simulations, as well as low–pass, band–pass and universal filters. All active elements and application examples have been verified by PSpice simulator using the 0.18 m TSMC CMOS parameters. Sufficient numbers of simulated plots are included in this thesis to illustrate the precise and strong behavior of structures.cs
dc.description.markPcs
dc.identifier.citationALSIBAI, Z. Návrh analogových obvodů s nízkým napájecím napětím a nízkým příkonem [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014.cs
dc.identifier.other77150cs
dc.identifier.urihttp://hdl.handle.net/11012/31128
dc.language.isoencs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectNízké napětíen
dc.subjectnízký příkonen
dc.subjectnávrh analogových obvodůen
dc.subjecttranzistor řízený substrátemen
dc.subjecttranzistor s plovoucím hradlemen
dc.subjecttranzistor s kvazi plovoucím hradlemen
dc.subjectaktivní filtryen
dc.subjectaktivní prvky.en
dc.subjectLow voltagecs
dc.subjectlow powercs
dc.subjectanalog circuit designcs
dc.subjectbulk–driven transistorcs
dc.subjectfloating–gate transistorcs
dc.subjectquasi–floating–gate transistorcs
dc.subjectactive filtercs
dc.subjectactive element.cs
dc.titleNávrh analogových obvodů s nízkým napájecím napětím a nízkým příkonemen
dc.title.alternativeLow Voltage Low Power Analogue Circuits Designcs
dc.typeTextcs
dc.type.driverdoctoralThesisen
dc.type.evskpdizertační prácecs
dcterms.dateAccepted2014-07-09cs
dcterms.modified2014-07-10-08:22:58cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid77150en
sync.item.dbtypeZPen
sync.item.insts2025.03.27 11:55:46en
sync.item.modts2025.01.17 13:08:50en
thesis.disciplineMikroelektronika a technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelDoktorskýcs
thesis.namePh.D.cs
Files
Original bundle
Now showing 1 - 5 of 6
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.73 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
thesis-1.pdf
Size:
1.09 MB
Format:
Adobe Portable Document Format
Description:
thesis-1.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-Supervisor review of dissertation thesis.pdf
Size:
13.42 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-Supervisor review of dissertation thesis.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-Horsky_posudek_Alsibai.pdf
Size:
152.68 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-Horsky_posudek_Alsibai.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-Durackova_posudek_Ziad.pdf
Size:
3.05 MB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-Durackova_posudek_Ziad.pdf
Collections