Návrh analogových obvodů s nízkým napájecím napětím a nízkým příkonem
but.committee | prof. Ing. Vladislav Musil, CSc. (předseda) prof. Ing. Jaroslav Boušek, CSc. (člen) prof. Ing. Daniela Ďuračková, CSc. - oponentka (člen) doc. Dr. Ing. Pavel Horský - oponent (člen) prof. RNDr. Vladislav Navrátil, CSc. (člen) doc. Ing. Jan Maschke, CSc. (člen) | cs |
but.jazyk | angličtina (English) | |
but.program | Elektrotechnika a komunikační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Khateb, Fabian | en |
dc.contributor.author | Alsibai, Ziad | en |
dc.contributor.referee | Horský, Pavel | en |
dc.contributor.referee | Ďuračková, Daniela | en |
dc.date.created | 2014 | cs |
dc.description.abstract | Disertační práce je zaměřena na výzkum nejběžnějších metod, které se využívají při návrhu analogových obvodů s využití nízkonapěťových (LV) a nízkopříkonových (LP) struktur. Tyto LV LP obvody mohou být vytvořeny díky vyspělým technologiím nebo také využitím pokročilých technik návrhu. Disertační práce se zabývá právě pokročilými technikami návrhu, především pak nekonvenčními. Mezi tyto techniky patří využití prvků s řízeným substrátem (bulk-driven - BD), s plovoucím hradlem (floating-gate - FG), s kvazi plovoucím hradlem (quasi-floating-gate - QFG), s řízeným substrátem s plovoucím hradlem (bulk-driven floating-gate - BD-FG) a s řízeným substrátem s kvazi plovoucím hradlem (quasi-floating-gate - BD-QFG). Práce je také orientována na možné způsoby implementace známých a moderních aktivních prvků pracujících v napěťovém, proudovém nebo mix-módu. Mezi tyto prvky lze začlenit zesilovače typu OTA (operational transconductance amplifier), CCII (second generation current conveyor), FB-CCII (fully-differential second generation current conveyor), FB-DDA (fully-balanced differential difference amplifier), VDTA (voltage differencing transconductance amplifier), CC-CDBA (current-controlled current differencing buffered amplifier) a CFOA (current feedback operational amplifier). Za účelem potvrzení funkčnosti a chování výše zmíněných struktur a prvků byly vytvořeny příklady aplikací, které simulují usměrňovací a induktanční vlastnosti diody, dále pak filtry dolní propusti, pásmové propusti a také univerzální filtry. Všechny aktivní prvky a příklady aplikací byly ověřeny pomocí PSpice simulací s využitím parametrů technologie 0,18 m TSMC CMOS. Pro ilustraci přesného a účinného chování struktur je v disertační práci zahrnuto velké množství simulačních výsledků. | en |
dc.description.abstract | The dissertation thesis is aiming at examining the most common methods adopted by analog circuits' designers in order to achieve low voltage (LV) low power (LP) configurations. The capability of LV LP operation could be achieved either by developed technologies or by design techniques. The thesis is concentrating upon design techniques, especially the non–conventional ones which are bulk–driven (BD), floating–gate (FG), quasi–floating–gate (QFG), bulk–driven floating–gate (BD–FG) and bulk–driven quasi–floating–gate (BD–QFG) techniques. The thesis also looks at ways of implementing structures of well–known and modern active elements operating in voltage–, current–, and mixed–mode such as operational transconductance amplifier (OTA), second generation current conveyor (CCII), fully–differential second generation current conveyor (FB–CCII), fully–balanced differential difference amplifier (FB–DDA), voltage differencing transconductance amplifier (VDTA), current–controlled current differencing buffered amplifier (CC–CDBA) and current feedback operational amplifier (CFOA). In order to confirm the functionality and behavior of these configurations and elements, they have been utilized in application examples such as diode–less rectifier and inductance simulations, as well as low–pass, band–pass and universal filters. All active elements and application examples have been verified by PSpice simulator using the 0.18 m TSMC CMOS parameters. Sufficient numbers of simulated plots are included in this thesis to illustrate the precise and strong behavior of structures. | cs |
dc.description.mark | P | cs |
dc.identifier.citation | ALSIBAI, Z. Návrh analogových obvodů s nízkým napájecím napětím a nízkým příkonem [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014. | cs |
dc.identifier.other | 77150 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/31128 | |
dc.language.iso | en | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Nízké napětí | en |
dc.subject | nízký příkon | en |
dc.subject | návrh analogových obvodů | en |
dc.subject | tranzistor řízený substrátem | en |
dc.subject | tranzistor s plovoucím hradlem | en |
dc.subject | tranzistor s kvazi plovoucím hradlem | en |
dc.subject | aktivní filtry | en |
dc.subject | aktivní prvky. | en |
dc.subject | Low voltage | cs |
dc.subject | low power | cs |
dc.subject | analog circuit design | cs |
dc.subject | bulk–driven transistor | cs |
dc.subject | floating–gate transistor | cs |
dc.subject | quasi–floating–gate transistor | cs |
dc.subject | active filter | cs |
dc.subject | active element. | cs |
dc.title | Návrh analogových obvodů s nízkým napájecím napětím a nízkým příkonem | en |
dc.title.alternative | Low Voltage Low Power Analogue Circuits Design | cs |
dc.type | Text | cs |
dc.type.driver | doctoralThesis | en |
dc.type.evskp | dizertační práce | cs |
dcterms.dateAccepted | 2014-07-09 | cs |
dcterms.modified | 2014-07-10-08:22:58 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 77150 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.27 11:55:46 | en |
sync.item.modts | 2025.01.17 13:08:50 | en |
thesis.discipline | Mikroelektronika a technologie | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Doktorský | cs |
thesis.name | Ph.D. | cs |
Files
Original bundle
1 - 5 of 6
Loading...
- Name:
- final-thesis.pdf
- Size:
- 2.73 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- thesis-1.pdf
- Size:
- 1.09 MB
- Format:
- Adobe Portable Document Format
- Description:
- thesis-1.pdf
Loading...
- Name:
- Posudek-Vedouci prace-Supervisor review of dissertation thesis.pdf
- Size:
- 13.42 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Vedouci prace-Supervisor review of dissertation thesis.pdf
Loading...
- Name:
- Posudek-Oponent prace-Horsky_posudek_Alsibai.pdf
- Size:
- 152.68 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Oponent prace-Horsky_posudek_Alsibai.pdf
Loading...
- Name:
- Posudek-Oponent prace-Durackova_posudek_Ziad.pdf
- Size:
- 3.05 MB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Oponent prace-Durackova_posudek_Ziad.pdf