ELIÁŠ, J. Modul s FPGA pro rychlé generování signálu a synchronní sběr dat [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016.
Student v průběhu práce bez problémů plnil všechny náležitosti včas a v požadovaném rozsahu. Při řešení zadané problematiky prokázal značnou míru vlastní invence a samostatné činnosti. Student postupoval při vypracování diplomové práce systematicky a se zájmem o řešenou problematiku. Diplomová práce obsahuje tří hlavních částí, analýzu problému a návrh řešení, hardwarové řešení systému a softwarovou část. Výsledkem této páce je systém, který splnil zadání. Výsledný systém bude začleněn do stávajícího spektrálního analyzátoru a nahradí bloky pro řízení optických prvků a bloky pro snímání optického signálu. Na základě této modernizace je možné dosáhnout přesnějšího a rychlejšího snímání optického spektra v daném rozsahu.
Student se v diplomové práci zabývá návrhem a konstrukcí rychlé řídící jednotky využívající FPGA pole s ARM procesorem a rychlými AD a DA převodníky. Jedná se o aktuální problematiku, která se v budoucnu bude stále více využívat. Student dle diplomové práce navrhl a vybral potřebné převodníky a podařilo se mu navrhnout a realizovat funkční systém, kde oba typy převodníků řízené ARM procesorem pracují na frekvenci 80 MHz. Práce je rozčleněna poměrně logicky. Formulace některých textů jsou však příliš hovorové a nepřesné (např. str. 20 vstupní napětí v rozsahu 2,7 V). Hlavním nedostatkem práce je příliš obecný popis principu funkce celého systému, který však student vysvětluje firemním tajemstvím. Chybějící blokové schéma principu fungování by však zcela jistě nemohlo prozradit žádné významnější know-how. Vzhledem k povaze diplomové práce a složitosti a komplexnosti návrhu, přes řadu formálních i logických nedostatků práci doporučuji k obhajobě.
eVSKP id 93998