KOLEČEK, J. Měřicí karta pro systém k testování integrovaných obvodů [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014.
Student Jan Koleček v rámci své bakalářské práce navrhnul měřicí kartu pro systém k testování integrovaných obvodů. Bakalářská práce podrobně popisuje výběr součástek, návrh obvodového zapojení se zvolenými součástkami, navržený komunikační protokol a program pro FPGA. Formální stránka práce je na ucházející úrovni. V textu se občas vyskytují chybějící čárky v souvětích a překlepy. Některé věty jsou nevhodně formulované a není zcela jasné, co tím chtěl student říct. Některé části textu by také bylo vhodnější nahradit obrázky nebo tabulkami, které by mnohdy měly lepší vypovídající hodnotu. Po odborné stránce je práce na dobré úrovni. Měřicí karta se podařila zrealizovat a z větší části také řádně otestovat. Z časových důvodů nebylo možné plně otestována funkčnost VHDL popisu přímo na desce a byly provedeny pouze simulace. Student se tohoto poměrně obsáhlého úkolu zhostil s potřebným nadšením a po celou dobu projevoval snahu o řešení vzniklých problémů. Tato snaha však byla někdy na škodu a student na některých méně důležitých problémech strávil neadekvátně dlouhou dobu.
Cílem bakalářské práce byl návrh a realizace rozšiřující měřicí karty pro systém sloužící k testování integrovaných obvodů. Textová část práce popisuje návrh rozšiřující karty a popis klíčových součástek, kterými jsou hlavně AD a DA převodníky. Text práce je dost obsáhlý, ale mnohé části práce jsou zbytečně rozepsány mnoha větami a bylo by možné je přehledně uvést například do tabulky. Formální stránka práce je na vyhovující úrovni, v práci se však častěji vyskytují překlepy nebo špatně formulované věty. Taktéž odkazy na obrázky a tabulky v textu jsou v nesprávném tvaru (např. "Na obrázku Obr. 1 ..."). Z odborného hlediska se v práci vyskytuje několik nepřesností jako je popis signálu FS u SPI rozhraní, který bude sdílení se všemi kartami, nebo tvrzení, že CRC patří do skupiny samo-opravitelných kódů (str. 31). Praktická část práce je na dobré odborné úrovni. Student v rámci řešení bakalářské práce navrhl a realizoval měřicí kartu, která má splňovat požadavky na vysokou přesnost generování výstupních průběhů a měření vstupních signálů. Navržená karta bude součástí komplexního systému pro testování obvodů ASIC a představuje vzor pro návrh dalších rozšiřujících karet. Součástí práce je i popis návrhu pro FPGA, který však z časových důvodů nebyl otestován přímo na realizované kartě. Práci doporučuji k obhajobě a na základě uvedených informací hodnotím stupněm dobře (77b).
eVSKP id 74199