OSTŘÍŽEK, T. Testovací platforma pro board-level testy [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2020.
Cílem předložené práce je navrhnout platformu na testování elektronických modulů vyvíjených pro vesmírné aplikace, se zaměřením na návrh potřebných rozhraní používaných v tomto průmyslovém odvětví. V rámci zadání byl dán seznam rozhraní a obvod FPGA pro imlpementaci řadičů rozhraní a řízení komunikace s počítačem provádějícím testy. Student úspěšně prostudoval potřebné normy a definoval požadavky pro vytvoření HW a SW vybavení. Následně vytvořil návrh hardware ve formě modulů, jehož jedna část je realizována diskrétně (přizpůsobení úrovní) a druhá část v obvodu FPGA (řadiče rozhraní). Ovládací software pro PC je ve formě knihovny, která přímo komunikuje s centrálním FPGA. Další programové vybavení je pro procesor ARM v FPGA pro řízení toku dat mezi moduly a PC. Testovací platforma je navržena jako modulární systém, který je možné přizpůsobit dané aplikaci na straně připojení k testovanému modulu i na straně řídicího PC. Po obsahové stránce je práce v některých pasážích příliš stručná a určité kapitoly by bylo vhodné doplnit o další detaily. Seznam literatury obsahuje zejména odkazy na firemní dokumenty vztahující se k použitým obvodům a normy ECSS a MIL, v souladu s nimiž byl návrh prováděn. Průběh práce nebyl vzhledem k nucenému uzavření škol v roce 2020 rovnoměrný, ale studentovi se povedlo zpoždění dohnat a práci včas dokončit. Výsledkem práce je sada návrhů HW bloků a ovládacího SW. Tyto komponenty budou použity při realizaci tzv. Unit Testerů pro budoucí projekty. Zadání je splněno a celkově hodnotím práci stupněm A s počtem bodů 90.
Student v rámci své diplomové práce řešil návrh a realizaci prototypu testovací platformy pro board-level testy elektroniky pro vesmírné aplikace. V teoretické části textu student přehledně popisuje implementovaná rozhraní. Praktickou část práce je možné rozdělit na dvě části - v první student popisuje vlastní obvodový návrh na úrovni FPGA a procesoru ARM (obvod SoC Zinq), v druhé pak vytvořený ovládací software pro osobní počítač. Z formálního hlediska je práce velmi dobře zpracovaná a čtivá bez zbytečných gramatických i stylistických chyb. Nicméně i v této práci se vyskytují překlepy a tak se třeba na obr. 1.2 vyskytuje HADRWARE. Co bych ale skutečně chtěl vytknout je pojmenování kapitol pouze zkratkami názvů použitých sběrnic. Díky výše jmenovanému dopoučuji práci k obhajobě.
eVSKP id 127416