ŠRÁMEK, P. Implementace softwarového rádia do FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2009.
Student pracoval zcela samostatně s využitím literatury. Na konzultace, které měly spíše charakter informování o postupu prací, přicházel s konkrétními dotazy a návrhy řešení. Z prezentovaných výsledků a z případných dotazů bylo zřejmé, že se v dané problematice velmi dobře orientuje a řeší zadané úkoly se zájmem. Všechny úkoly zadání byly splněny. Diplomant prokázal mimořádné schopnosti jak v oblasti teoretické tak i realizační. Diplomová práce obsahuje teoretické výpočty, několik simulací, návrh a realizaci hardwarových bloků, implementaci navržených algoritmů do obvodů FPGA a ověření správné činnosti na realizovaném vzorku. Objem zvládnutých prací je tedy značný. Diplomant prokázal schopnost samostatné inženýrské práce na vysoké úrovni o čemž svědčí i získání 1. místa ve studentské soutěži EEICT za příspěvek Implementation of Software Defined Radio Into FPGA jehož jádrem byla problematika diplomové práce.
Kritérium | Známka | Body | Slovní hodnocení |
---|---|---|---|
Splnění zadání | A | 50/50 | |
Aktivita během řešení a zpracování práce (práce s literaturou, využívání konzultací, atd.) | A | 20/20 | |
Formální zpracování práce | A | 19/20 | |
Využití literatury | A | 9/10 |
Student splnil zadání diplomové práce v celém rozsahu na velmi dobré úrovni. Implementoval softwarové rádio do vývojového kitu s FPGA doplněného potřebnými HW moduly pro polačení aliasingu, ovládání přijímače či zesílení signálu. Po praktické stránce lze mít k předložené práci pouze minimum připomínek. Softwarový přijímač je plně funkční. Co se týká formálního zpracování práce, student by měl v textu uvádět odkazy na použitou literaturu. V práci také chybí principielní zapojení některých částí přijímače - předevšíp Costasovy smyčky pro QPSK a BPSK. Autor uvádí pouze schema pro implementaci v SW SystemGenerator. V textu se místy vyskytují nepřesné formulace - např: na str. 27 "Core Generator .... editor, v němž je možné editovat již vytvořené IP cores..." apod. Pro úplnost by, dle mého názoru, měl text práce obsahovat také informace o výsledku implementace přijímače do obvodu FPGA - např. obsazenost obvodu.
Kritérium | Známka | Body | Slovní hodnocení |
---|---|---|---|
Splnění požadavků zadání | A | 20/20 | |
Odborná úroveň práce | A | 48/50 | |
Interpretace výsledků a jejich diskuse | A | 18/20 | |
Formální zpracování práce | C | 7/10 |
eVSKP id 21964